包括从通信基础设施到量测仪器等各种应用对更高系统频宽和解析度的要求,带动了采阵列形式连接多个资料转换器的需求。设计工程师必须找到低杂讯、高精度的解决方案,以便对使用常见JESD204B串列资料转换器介面的大型阵列资料转换器进行时脉(clock)和同步。
为解决这样的系统问题,含有抖动衰减函数、内部VCO,和大量输出与许多同步管理功能的时脉产生设备,正纷纷推出市场。然而,在许多实际的应用中,资料转换器阵列中所需的时脉数量之多,超过了从单一IC元件可获得的数量。设计工程师经常只能求助于将多个时脉产生器和时脉分配元件连接在一起,因此,创造出了广泛的时脉树 (clock tree)。
...
...
另一名雇主 |
限られたニュース |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10/ごとに 30 日間 |
5//ごとに 30 日間 |
付费下载 |
VIP会员 |
无限制 |
20/ごとに 30 日間 |
付费下载 |