账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
全CMOS制程为射频电路必然趋势
专访Silicon Labs副总裁Ed Healy

【作者: 歐敏銓】2002年05月05日 星期日

浏览人次:【3214】

《照片人物 Silicon Labs副总裁Ed Healy》
《照片人物 Silicon Labs副总裁Ed Healy》

电子元件持续走向高密度、高整合性的设计趋势,以减少元件数及晶片、面板体积,但仍能获致更佳的效能,并降低成本。在终端通讯设备的市场,尤其是手机的设计上,轻薄短小更是一直以来致力达成的目标,但若打开手机的外壳,其电路板上仍有七、八十个元件,复杂度可以想见。


目前射频(RF)电路正朝向模组化(SiP)及单晶片化(SoC)两大路线发展,业者相信不久后的电路板上,将只会见到不足十个的整合晶片。但由于不同功能的射频元件有不同的适合制程技术,例如PA多采GaAs HBT制程,Switch多采pHEMT,其他元件则有BiCMOS或SiGe等,不一而足,整合的路仍充满挑战。


因此能在射频市场上竞逐的厂商,皆有其技术上的独到之处。 1996年成立于德州奥斯丁市的Silicon Labs公司,即以全CMOS制程来开发Mixed-signal IC,且在技术上不断有所突破而备受注目,至今已申请到超过125项专利。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
从定位应用到智慧医疗 蓝牙持续扩大创新应用领域
实测蓝牙Mesh 1.1性能更新
展??2024年安防产业的七大趋势
关键元件到位 智慧工厂迈步向前
对於8位元、32位元MCU的选择
comments powered by Disqus
相关讨论
  相关新闻
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能
» AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8B95ZI7VOSTACUKP
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw