账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
双载子积体电路的ESD保护设计
 

【作者: John Dolese】2008年07月16日 星期三

浏览人次:【5202】

积体电路产品必须能够避免受到静电放电(ElectroStatic Discharge;ESD)的破坏,部分保护功能会内建于晶片内,部分则由外部的应用电路提供,为了有效进行积体电路的保护,我们必须考虑以下的几个主题:


  • ●提供晶片所面对ESD的模型


  • ●晶片内部的ESD保护电路


  • ●应用电路与晶片内部ESD保护功能的互动


  • ●修改应用电路来改善晶片的ESD保护



晶片内部的ESD保护功能可以避免过高的能量进入较敏感的电路,内部的钳位电路可以避免晶片受到过电压破坏,外部应用电路中的去耦合电容则可以将ESD电压限制在安全的范围内,但较小的去耦合电容却可能会对晶片内部保护电路的运作造成干扰,因此在使用较小的去耦合电容时,可能需要加上外部的ESD电压钳位保护。


ESD发送模型
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
提升汽车安全功能 掌握ESD实现无干扰的资料传输
医疗设备高效电源管理之高性能设计
聚焦工业与网通 以生态系统观点布局市场
选择不同心跳率侦测技术的工程师指南
实现真正的数位I╱O
comments powered by Disqus
相关讨论
  相关新闻
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能
» AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA7R71XUSTACUKX
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw