账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
兼具大型模拟与大型数字电路之芯片设计策略
 

【作者: 李心愷】2007年04月03日 星期二

浏览人次:【4086】

兼具模拟/数字方块的混合电路,隐含极高的非线性比例设计时程及风险

由先进IC制程技术大力推动的系统单芯片(System-On-Chip,SOC)设计趋势,已成为新一代芯片工业的主流。伴随SOC技术而来的,则是更多前所未见的物理效应与实体障碍,需要工程人员更多的耐性与专业知识,才能顺利完成产品研发工作。从市场的应用来看,SOC的设计内涵会逐渐倾向由大规模的模拟、射频(RF)以及混合讯号方块再加上高闸数的逻辑电路─统称为「大A/大D」(Big A/Big D)组合而构成特定的功能芯片(图一)。



《图一》
《图一》


...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
  相关新闻
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 安立知获得GCF认证 支援LTE和5G下一代eCall测试用例
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA98AUHGSTACUK5
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw