账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
高效率阶层式类回旋低密度奇偶校验编码
系统芯片设计专栏(6)

【作者: 簡義興、顧孟愷】2007年05月24日 星期四

浏览人次:【8961】

低密度奇偶校验编码简介

由于低密度奇偶校验编码(low-density parity-check code)提供极高的编码增益,已经纳入成为新世代通讯标准的一部份。相较于涡轮码(Turbo code),在妥善的设计下,低密度奇偶校验编码译码器具有较低的计算复杂度。完全平行译码的实现方式,必须面对极高的绕线复杂度与大量硬件计算资源需求等问题。虽然完全序列处理可以用最少的硬件完成译码器的设计,但是这样的译码器的译码速度也是最慢的。部分平行译码的硬件架构可以提供不同应用领域一个复杂度与传输速率平衡点。


二阶段的讯息传递(two-phase messaging passing)译码过程中,在第一阶段的每一个讯息都会与通一列的讯息经过一个列运算(row operation),并产生第二阶段所需要的讯息。讯息经过第一阶段的处理后,每一个在同一行的讯息将经过一个行运算(column operation)。在每一个讯息完成二阶段的运算后,称为完成一次迭代译码(decoding iteration)。当没有使用任何排程算法时,二阶段讯息传递译码必须先完成所有的列运算后才可以执行行运算。在此种情况下造成负责计算列运算或是行运算的硬件相互等待,导致硬件使用效率(hardware utilization efficiency)低落。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
CAD/CAM软体无缝加值协作
云平台协助CAD/CAM设计制造整合
光通讯成长态势明确 讯号完整性一测定江山
分众显示与其控制技术
Sony强力加持!树莓派发表专属AI摄影机
comments powered by Disqus
相关讨论
  相关新闻
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能
» AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA822FGWSTACUKY
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw