账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
数位化时脉方案掀起PC超频新革命
专访TimeLab产品行销总监Tom Riha

【作者: 王岫晨】2005年09月05日 星期一

浏览人次:【3040】

系统时脉线路厂商TimeLab开发出第一个数位化时脉产品TotalClock解决方案。此专利技术是用来取代传统类比锁相回路(PLL)的晶片和震荡器。 TotalClock解决方案整合multiple synthesizers于单一晶片上,设计者可更精确地控制并且动态调整脉波频率,过程中能适应每个子系统的要求而不会中断CPU正在执行的运算。这种数位化时脉技术能提供笔记型电脑与高效能个人电脑更低的系统电源、更高效能、降低热能的产生并减少EMI,进而节省系统的成本。


TimeLab产品行销总监Tom Riha指出,过去PLL最大的一个问题,就是虽然它能提供稳定的时脉讯号,却很难改变这些讯号,因此,能够选择的频率非常有限。同时,只要电脑启动便不能改变频率,否则必须中断CUP的工作。此外,PLL的频率震荡幅度较大,过程中会让讯号产生不稳定之状况。而只要讯号不稳定,处理器便会停止工作。


TotalClock解决方案加入高整合度的Timing Processor ​​Unit(TPU)IC,并与相关时序控制软体结合。其技术核心是一个free-running的石英振荡器,当类比PLL控制振荡器的工作频率时,TotalClock会侦测振荡器的工作频率并且使用其测量值借以建立更准确的数位波形,因此能够进行频率改变,而不需要中断CUP之工作。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
AI高龄照护技术前瞻 以科技力解决社会难题
3D IC 设计入门:探寻半导体先进封装的未来
SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
超越MEMS迎接真正挑战 意法半导体的边缘AI永续发展策略
CAD/CAM软体无缝加值协作
comments powered by Disqus
相关讨论
  相关新闻
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BD6DCEQ4STACUKR
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw