帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
CUP軟體執行DSP加速 節省SoC空間與成本
專訪MIPS Technologies產品行銷總監Tom Peterson

【作者: 王岫晨】   2004年11月04日 星期四

瀏覽人次:【5243】

消費性電子產品如HDTV、DVD、MP3及VoIP等之功能越來越複雜正是其吸引消費者使用的一大主因。然而在功能增加的同時,其敏感的市場價格卻很難增加,甚至還得向下調降。因此對於系統廠與SoC設計廠商來說,最好的作法就是在增加功能的同時也儘可能將SoC的成本壓到最低。如此一來,才能以價位低但功能強大的產品吸引消費者目光,並席捲消費性電子市場。


《圖一 MIPS Technologies產品行銷總監Tom Peterson》
《圖一 MIPS Technologies產品行銷總監Tom Peterson》

有鑑於此,從事數位消費性與商業系統應用產業之標準微處理器架構及核心的供應商MIPS Technologies(美普思科技),將過去以DSP硬體加速的方式改由在CPU中以軟體執行,因此不需在SoC上外加DSP硬體。如此一來,既可節省SoC使用空間,也簡化了設計流程,同時降低SoC的成本。MIPS Technologies產品行銷總監Tom Peterson表示:「消費性電子產品不斷推陳出新,更好的功能與敏感的價格永遠是消費者關切的話題。因此設計廠商必須在應用系統效能不斷提升之際,同時思考如何降低SoC的成本。」


愈來愈多消費性電子產品,如DVD錄影機、數位相機、家用閘道器以及VoIP網路電話等,對訊號與多媒體處理效能的要求與日俱增。針對這個趨勢,MIPS運用DSP功能來強化其業界標準的架構,並在通用的工具及經驗基礎上提供單一化的設計流程。Tom Peterson指出,MIPS新款數位訊號處理特定應用架構延伸(DSP ASE)最大的優點,就是一改以往DSP硬體加速的方式,改由軟體在CPU中執行。DSP ASE可提高嵌入式訊號處理效能300%以上,在現有完整的軟體開發工具與MIPS DSP程式庫支援之下,DSP ASE可讓SoC研發業者減少硬體加速電路,並將DSP功能整合至MIPS-Based主處理器上,因此不需要在SoC上另加DSP硬體,不但大幅節省SoC的使用空間、簡化設計流程同時SoC成本也可一併降低。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
CAD/CAM軟體無縫加值協作
雲平台協助CAD/CAM設計製造整合
光通訊成長態勢明確 訊號完整性一測定江山
分眾顯示與其控制技術
Sony強力加持!樹莓派發表專屬AI攝影機
comments powered by Disqus
相關討論
  相關新聞
» 意法半導體公布第三季財報 工業市場持續疲軟影響銷售預期
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 攸泰科技躍上2024 APSCC國際舞台 宣揚台灣科技競爭力
» 東芝推出高額定無電阻步進馬達驅動器TB67S559FTG
» 艾邁斯歐司朗全新UV-C LED提升UV-C消毒效率


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BA0QG1K2STACUK1
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw