面對的難題
一直以來,設計人員在可攜式應用中都是採用序列化技術,因為這種技術在減小連接器尺寸、降低EMI、減少通道至通道傾斜問題等方面都具有極大優勢。當顯示器的解析度隨畫面播放速率的加快和平板尺寸的增加而提高時,該序列化方法更廣泛用於大型平板應用中。不過,這種典型SerDes序列化技術的功耗很高,尤其是在資料輸送量大的情況下,故不太適合於超可攜式應用。
如(圖一)所示為廣泛用於較大型消費應用產品(如平板電視和筆記型電腦)中的傳統串化/解串器架構。並行輸入資料(一般在20到85MHz間,具體視顯示幕尺寸和解析度而定)被鎖定,再通過內部鎖相環(PLL)所產生的高速時鐘進行序列傳輸。18到24位元的並行TTL RGB資料被序列化,然後跟著圖元時鐘 (Pixel Clock) 沿軟性電纜發送到LCD模組,再由解串器解碼恢復為並行TTL資料以供顯示。由於圖元時鐘具有不同的串列資料流程頻率,解串器中往往需要另一個PLL電路來恢復資料。
...
...
使用者別 |
新聞閱讀限制 |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10則/每30天 |
5/則/每30天 |
付費下載 |
VIP會員 |
無限制 |
20則/每30天 |
付費下載 |