參考時脈信號系統設計
時脈信號對於所有電子產品就像是心跳對所有動物的生命一般重要,所有電子電路的動作都以此重複性且穩定的時脈信號做為參考信號源。設計優良的時脈信號,幾乎是系統是否能夠達到高效能、持續性穩定工作的重要基礎。一般而言,系統設計的參考時脈信號可由不同的時脈元件來產生,如諧振器(Resonator)、振盪器(Oscillator)以及時脈產生器(Clock Generator),不同的系統設計會根據不同的設計考量,選擇不同的元件來提供參考時脈。
諧振器是利用機械震動原理,加上一個外部諧振電路來產生週期性振盪信號,一般該諧振電路會被整合在晶片之中。振盪器元件則是將諧振器以及諧振電路整合於一4或6針腳的封裝中,用以輸出參考時脈信號。而時脈產生器則是較為複雜的時脈信號輸出元件,一般此類元件需要一個外部參考諧振器,內部則整合一個或多個鎖相環(Phase Lock Loop;PLL),來產生一個或數個參考時脈輸出的信號。
...
...
使用者別 |
新聞閱讀限制 |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10則/每30天 |
5/則/每30天 |
付費下載 |
VIP會員 |
無限制 |
20則/每30天 |
付費下載 |