帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
雙載子積體電路的ESD保護設計
 

【作者: John Dolese】   2008年07月16日 星期三

瀏覽人次:【5204】

積體電路產品必須能夠避免受到靜電放電(ElectroStatic Discharge;ESD)的破壞,部分保護功能會內建於晶片內,部分則由外部的應用電路提供,為了有效進行積體電路的保護,我們必須考慮以下的幾個主題:


  • ●提供晶片所面對ESD的模型


  • ●晶片內部的ESD保護電路


  • ●應用電路與晶片內部ESD保護功能的互動


  • ●修改應用電路來改善晶片的ESD保護



晶片內部的ESD保護功能可以避免過高的能量進入較敏感的電路,內部的箝位電路可以避免晶片受到過電壓破壞,外部應用電路中的去耦合電容則可以將ESD電壓限制在安全的範圍內,但較小的去耦合電容卻可能會對晶片內部保護電路的運作造成干擾,因此在使用較小的去耦合電容時,可能需要加上外部的ESD電壓箝位保護。


ESD發送模型
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
提升汽車安全功能 掌握ESD實現無干擾的資料傳輸
醫療設備高效電源管理之高性能設計
聚焦工業與網通 以生態系統觀點布局市場
選擇不同心跳率偵測技術的工程師指南
實現真正的數位I╱O
comments powered by Disqus
相關討論
  相關新聞
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求
» 新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
» 恩智浦提供即用型軟體工具 跨處理器擴展邊緣AI功能
» AMD攜手合作夥伴擴展AI解決方案 全方位強化AI策略布局


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BA84LAW0STACUKI
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw