帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
類比/混合訊號之內建式自我測試電路
 

【作者: 陳昱辰】   2005年07月05日 星期二

瀏覽人次:【12221】

近十幾年來隨著半導體製程技術不斷地進步,單一積體電路內含的電晶體數目就如同指數般跳升增加,為了符合以消費者為導向的個人化、行動化以及便利性的需求,那些原本散佈在印刷電路板(PCB)上的元件也陸續被整合到一個晶片之中,使得崁入式核心(embedded core)與系統單晶片(system-on-a-chip;SoC)已漸漸成為超大型積體電路設計的潮流。一個高度整合的系統單晶片(SoC)也就應運而生。


可量測性電路設計需求

然而,在電路設計要求功能強大且又快又好的趨勢下,IC設計廠商也不得不對外取得矽電路設計智慧財產區塊(SIP;矽智產),對於如何驗證與修改外部取得的矽智產以符合自己公司需求亦為IC設計廠商的重點。相對於電路設計者而言,也必須在設計之初就考量如何驗證電路的正常功能,也因此可量測性設計(Design for Testability;DfT)的技術亦顯得日益重要。為滿足系統單晶片在消費性應用上低成本的需求,與增加設計測試複雜度的同時,又必須降低測試成本,IC自我測試技術也就應運而生。包括邊界掃描(Boundary Scan)、自動測試向量產生電路(ATPG)、錯誤模擬測試工具(Fault Simulation)及內建自我測試(Built-in Self Test;BIST),如(圖一)等解決方案。在眾多自我測試技術的方法中又以內建式自我測試(BIST)能同時滿足複雜度與低成本的要求。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
  相關新聞
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求
» 新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
» 恩智浦提供即用型軟體工具 跨處理器擴展邊緣AI功能
» AMD攜手合作夥伴擴展AI解決方案 全方位強化AI策略布局


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BA71NM70STACUKP
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw