帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
imec觀點:微影圖形化技術的創新與挑戰
 

【作者: imec】   2023年05月15日 星期一

瀏覽人次:【2627】

此篇訪談中,比利時微電子研究中心(imec)先進圖形化製程與材料研究計畫的高級研發SVP Steven Scheer以近期及長期發展的觀點,聚焦圖形化技術所面臨的研發挑戰與創新。


本篇訪談內容,主要講述這些技術成果的背後動力,包含高數值孔徑(high NA)極紫外光(EUV)微影技術的進展、新興記憶體與邏輯元件的概念興起,以及減少晶片製造對環境影響的需求。


怎麼看待微影圖形化這塊領域在未來2年的發展?

Steven Scheer表示:「2019年,極紫外光(EUV)微影技術在先進邏輯晶圓廠進入量產,如今動態隨機存取記憶體(DRAM)廠商也對採用EUV製程越來越感興趣。這一切都要歸功於艾司摩爾(ASML)的傾心傾力與堅持研發,有了他們的助力,這項技術才能取得超乎意料的重大突破。新一波革命是引進高數值孔徑(0.55NA)的EUV微影技術,把光學成像的半間距(half pitch)縮小至8nm。


新一波革命是引進高數值孔徑(0.55NA)的EUV微影技術,把光學成像的半間距縮小至8nm。


為了推動業界採用高數值孔徑的EUV微影技術,imec與艾司摩爾正在聯手創建高數值孔徑極紫外光實驗室(High NA EUV Lab),用來滿足High-NA晶片製造商在早期開發階段的需求。同時,我們也在更廣泛的生態系與圖形化設備與材料廠商合作,藉此開放High NA實驗室的資源,並籌備EUV光阻劑材料、塗料底層、乾式蝕刻、光罩、解析度增益技術(resoulution enhancement technique)與量測技術。」


引進High NA技術有何優先考量?

「High NA工具的可用性顯然是首要之務。在模組與光學元件的整合技術方面,艾司摩爾與蔡司目前取得亮眼進展。雖說在製程方面,為了引進低數值孔徑(low NA)的EUV技術,創新的解決方案至今仍在持續開發,但未來還需更多的技術革命,才能有效導入High NA EUV技術。除了High NA工具,EUV光阻劑一直是imec與生態系夥伴的研發重心之一。High NA EUV微影技術的進展將能在較短的焦點深度(depth of focus)下,進一步提升光學解析度並縮小元件的特徵尺寸。這自然會導致光阻薄膜的厚度下降,因此需要利用新興光阻劑與塗料,以優化蝕刻階段的EUV吸收與圖形轉移。


此外,我們還要持續推動改良隨機性粗糙度的問題,甚至是我們幾年前發現採用EUV進行圖形化所面臨的光阻劑缺陷問題。就光阻劑的圖形化性能來說,過去都以解析度(resolution)、線邊緣粗糙度(LER)或局部線寬均勻度(LCDU)以及敏感度(sensitivity)為性能指標,三者合稱為RLS參數。


但現在考量到隨機性的重要,因此在早期研發階段新增了第四個圖形化性能指標,也就是缺陷(failure),藉此反映製程受隨機性影響的操作範圍限制。針對由光阻系統誘發的隨機缺陷,我們相信勢必會有解決方案能減緩這些問題,同時放寬製程的操作範圍,並降低光阻劑量,我們也計畫攜手夥伴在High NA實驗室一同展示這些新技術。


降低特徵尺寸與光阻薄膜厚度也會影響量測技術。除了轉印性能,大幅降低光學成像尺寸有可能會拉低準度(accuracy)與精度(precision),進而帶給量測與檢測性能負面影響。


如何協助應對EUV光阻劑的挑戰?

「針對傳統多成分混合光阻系統的化學隨機性問題,也就是除了散射雜訊以外的隨機現象,我們正在研發新興材料。例如,含金屬光阻劑或單成分光阻劑。imec持續協助材料供應商進行概念開發及像是汙染風險和製程整合技術等關鍵問題評估。


新型High NA EUV光阻系統的研發工作不能各自為政,為了達到最佳成效,就必須在塗料工程、新型硬罩與高選擇性蝕刻製程方面進行協同優化。面對這項挑戰,imec近期開發了用來配對光阻劑與塗料特性的全新工具箱。經過材料篩選、表面能匹配研究、材料物理特性分析與介面工程,採用旋轉塗佈或沉積製程的塗料底層(underlayer)薄膜就能與光阻劑一起曝光,形成更微距的EUV圖形,並優化在LER、敏感度與缺陷度(defectivity)方面的表現。


除此之外,為了加速材料開發,我們建立了圖形化材料特性分析的基礎結構,稱之為Attolab的工具箱,用以解析光阻劑與塗料底層在EUV曝光時的行為表現。現在研究薄膜與堆疊的吸收係數與層解析(layer-resolved)結構特性時,就能搭配輻射測量及反射測量,這些技術都開放給Attolab研究夥伴使用。



圖一 : 24奈米線寬(line)與間距(space):金屬氧化物阻劑(metal-oxid resist;MOR)與化學放大型阻劑(chemically amplified resist;CAR)的圖形化技術開發。MOR所需的劑量較低,且在厚度較薄的情況下,LER與缺陷表現仍較佳。
圖一 : 24奈米線寬(line)與間距(space):金屬氧化物阻劑(metal-oxid resist;MOR)與化學放大型阻劑(chemically amplified resist;CAR)的圖形化技術開發。MOR所需的劑量較低,且在厚度較薄的情況下,LER與缺陷表現仍較佳。

為了推動新一代微影技術,imec還探索了哪些發展方向?

「現階段正在開發幾項新型光罩技術。為了減少EUV曝光劑的用量,目前鎖定具備低折射率吸收層的光罩技術展開積極研究,因為這些光罩能在使用低曝光劑量的情況下,產生對比度或正規化影像對數斜率(normalized image log slope)較高的空間強度輪廓。


imec也考量到晶圓圖形化的隨機性誤差與光罩的3D成像效果,也就是光罩3D拓撲空間影像的失真問題。晶圓上的隨機缺陷成因很多,光罩的變異性(variability)就是其一。為了解決這項問題,我們研究有哪些類型的光罩變異性(包含不同粗糙度)較易導致晶圓上的隨機缺陷,以提出光罩及空白光罩的新版規格為目標。


此外,High NA EUV曝光機將會採用變形鏡片,這使得x軸與y軸的放大倍率並不一致。該變形現象代表著晶圓勢必需要進行圖形接合,以此取得與其它傳統光刻技術相同的曝光區域面積。晶圓圖形接合較著重在光罩曝光區域邊緣的品質,以及可能用來減緩邊緣缺陷的方案。


深入了解光罩與EUV光學的交互作用越來越重要,有鑑於此,imec整合了完整的光罩研發生態系統。透過與光罩及空白光罩廠商合作,我們協助光罩創新(像是新興吸收劑)產業化,以及探索光罩的複雜特性(像是變異性或圖形接合),這些都在imec與艾司摩爾共同建立的High NA EUV實驗室執行並經過模擬。


這些問題都不是引進High NA EUV技術的主要障礙。但為了以無阻、快速且高成本效益的方式引進最高效的High NA EUV技術,積極應對這些挑戰,並提供生態系統內的關鍵廠商一套有效的合作平台,至關重要。imec與艾司摩爾當初以世界首台High NA曝光機為中心而創立High NA EUV實驗室,主要目標就是推動業界盡速導入High NA EUV微影技術並擴大其產能。」


圖形化領域在未來2~5年會受到什麼其它發展影響?

「除了EUV微影技術的創新,邏輯及記憶體的新興元件概念越來越常採用三維的結構設計,這也會帶給特殊圖形化技術一些新的契機。


互補式場效電晶體(CFET)是繼閘極環繞(GAA)奈米片之後的新一代元件架構,其運用了在FET通道上堆疊另一個FET元件的概念。製造CFET元件需要具備高深寬比的圖形化步驟,才能製出主動元件、閘極、源極/汲極凹槽蝕刻,以及中段製程的M0A層接點。另外,大量的材料蝕刻也將必不可少,像是金屬或介電材料等。


在減少CFET製程複雜度方面,由下而上的沉積設計或區域選擇性沉積(area selective deposition)等創新方法能發揮重要作用。接著,CFET元件可能會與晶背供電網路(BSPDN)整合,使得CFET標準元件從5軌微縮至4軌設計。這種新型佈線方法需要高深寬比通孔的蝕刻技術及自對準的圖形化技術,且對閘極側壁呈現良好的蝕刻選擇性。


邏輯及記憶體的新興元件概念越來越常採用三維的結構設計,這也帶給特殊圖形化技術新的契機。


在記憶體方面,動態隨機存取記憶體(DRAM)目前是以扁深構形的電容作為記憶體單元。為了增加記憶體密度而微縮間距時,電容的橫向關鍵尺寸(CD)會持續縮小,且其構形必須越來越高,才能維持相同的電容。這不僅會帶來製造問題和產量損失,我們更預期2D DRAM將會觸碰材料的基本底線。


為了克服這些問題,不同的3D DRAM製程現已納入考量,模組相關的主要挑戰也在設法解決。可以想見半導體氧化物等新型材料將會獲得採用,另以高深寬比蝕刻及橫向凹槽蝕刻等數道步驟作為輔助,但這些在許多方面仍面臨了挑戰。其次,就技術難度而言,以襯墊層、介電材料及金屬填補縱向孔洞及橫向凹槽預計會至少與3D NAND快閃記憶體技術相當,極具挑戰。」



圖二 : imec先進圖形化製程與材料研究計畫的高級研發副主任Steven Scheer。(source:imec)
圖二 : imec先進圖形化製程與材料研究計畫的高級研發副主任Steven Scheer。(source:imec)

imec團隊在研究製程與材料時,如何協助推動永續製造?

「就現況預估,晶片製造約佔了0.1%的全球碳排放。雖然如此,由於先進製程越來越複雜,製造邏輯晶片所衍生的二氧化碳排放估計會在未來10年翻倍。同時,晶圓的總產量預計也會每年增加約8%。若不採取行動,晶片製造產生的碳排量將在未來10年成長4倍。根據巴黎協定,所有產業都該在每10年減少一半的碳排放。換言之,要是我們「放手不搏」,晶片產業距離減排目標將會相差8倍。


因此,imec研究的其中一項重點就是永續性。我們已經發起永續半導體技術與系統(Sustainable Semiconductor Technologies and Systems)研究計畫,集結晶片製造供應鏈,以淨零碳排為共同目標。為了量化一般晶圓廠所帶來的環境影響,我們也在建立名叫imec.netzero模擬平台的虛擬晶圓廠。藉由與設備與材料廠商建立合作,目前已開發的模組仍在研究測量基準與進行驗證。


在2023年國際光電工程學會(SPIE)先進微影成形技術會議(Advanced Lithography and Patterning Conference)上,imec展示了先進晶片圖形化製程對碳排放影響的量化評估方案。在imec的實體晶圓廠,高影響力領域也已確認並鎖定為解決方案的目標。例如,減少含氟的蝕刻氣體用量、減少用水量、回收稀有材料、回收氫氣及降低微影製程的化學劑量。


在開發新一代技術的同時,還要面對其帶來的環境影響,似乎是令人卻步的艱難任務。的確沒錯,但我們做得到。晶片產業以創意及創新聞名,而我們現在只需加上一條開發要件:減少環境影響。」


(Steven Scheer為imec先進圖形化製程與材料研究計畫的高級研發副主任;編譯/吳雅婷)


*刊頭圖(source:imec)


相關文章
進入High-NA EUV微影時代
跨過半導體極限高牆 奈米片推動摩爾定律發展
2024年:見真章的一年
小晶片大事記:imec創辦40周年回顧
運用能量產率模型 突破太陽能預測極限
comments powered by Disqus
相關討論
  相關新聞
» 意法半導體公布第三季財報 工業市場持續疲軟影響銷售預期
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 攸泰科技躍上2024 APSCC國際舞台 宣揚台灣科技競爭力
» 東芝推出高額定無電阻步進馬達驅動器TB67S559FTG
» 艾邁斯歐司朗全新UV-C LED提升UV-C消毒效率


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.222.9.171
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw