帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
創新FDSOI能帶調製元件雙接地層Z2FET
 

【作者: H.El Dirani 等人】   2018年02月02日 星期五

瀏覽人次:【59726】


今天,全耗盡型絕緣層上矽(FDSOI)CMOS技術因超高開關速度、超低功耗(ULP)和適中的成本而引起業界廣泛的關注。在這種情況下,物聯網(IoT)和射頻用超薄體矽BOX層(UTBB)元件預計達數十億個。這項先進技術有很多特點。超薄元件將會受益於可調閾壓值、低洩漏電流和優化的寄生電容、遷移率和亞壓值斜率(SS)[1-3]。


現在重點介紹能帶調製元件(FED [4–6]、Z2-FET [7–10]和Z3-FET [11, 12]),應用廣泛,可用於研製ESD [13–16]防護組件、記憶體[5, 17–19]和快速邏輯元件。[4].參考文獻[8]提出的標準Z2-FET具有快速開關、低洩漏電流和可調觸發電壓。通過比較發現,無前柵的 Z3-FET [ref]的觸發電壓 Vt1 更高,同時雙接地區域使其能夠承受高電壓。標準 Z2-FET的升級版因市場對更高的Vt1 電壓和超低功耗的需求而產生,採用先進的FDSOI技術,在前柵下面增加一個N型接地區域, 稱之為 Z2-FET DGP。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
Crank Storyboard:跨越微控制器與微處理器的橋樑
嵌入式系統的創新:RTOS與MCU的協同運作
STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
comments powered by Disqus
相關討論
  相關新聞
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 意法半導體公布第三季財報 業市場持續疲軟影響銷售預期
» 意法半導體STM32C0系列高效能微控制器性能大幅提升
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BD5J7DZGSTACUKD
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw