随着VLSI制程分辨率的快速缩小,甚至比optical lithography所用的光波长还小时,制造的控制误差愈来愈无法精确的控制,而不可避免的是在同一制造环境下,许多误差常呈相类似的统计分布,并且呈现许多相关性时。若IC设计不考虑相关性,而只用一些简单分布的情况做为设计依据,则许多原可利用的margin将浪费掉。为充分利用此一特性,最近在数字IC的时序领域,热切提出了一种新的时序分析方法--统计型时序分析(Statistical Timing Analysis-SSTA)。
《图一 VLSI 分辨率及lithography波长的关系(courtesy from Intel)》...... 另一名雇主 限られたニュース 文章閱讀限制 出版品優惠 一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载 VIP会员 无限制 20/ごとに 30 日間 付费下载 Login VIP 会員になります。
《图一 VLSI 分辨率及lithography波长的关系(courtesy from Intel)》