账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
先进互连架构-X架构之介绍与探讨
 

【作者: 陳少傑、何宗易】2005年01月01日 星期六

浏览人次:【3380】

在奈米技术下,减少电路互连延迟(interconnect delay)为决定效能(performance)的最关键因素之一,因此设计全程皆需考虑互连的效应,即以互连为导向之设计流程(interconnect -driven design flow),以达成timing closure及design convergence。除此之外,近几年来半导体大厂纷纷投入大笔经费研究新的制程技术,例如铜制程连线技术等等,更突显出了减少电路互连延迟的重要性。


基本上,减少总线长(wirelength)可以同时减少电路互连延迟,但跟最佳绕线距离(euclidean distance)相比,传统上使用垂直绕线(orthogonal routing)的曼哈顿架构(Manhattan-architecture)却可能会增加总线长。为了克服曼哈顿架构的缺点,X-initiative[1]力推X架构(X-architecture)来解决电路互连延迟的问题。


X架构简介与市场现况
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
AI高龄照护技术前瞻 以科技力解决社会难题
3D IC 设计入门:探寻半导体先进封装的未来
SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
超越MEMS迎接真正挑战 意法半导体的边缘AI永续发展策略
CAD/CAM软体无缝加值协作
comments powered by Disqus
相关讨论
  相关新闻
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BE6LN6UESTACUK2
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw