账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
如何加速SoC软体开发
 

【作者: Mike Uhler】2007年04月24日 星期二

浏览人次:【4219】

过去,逻辑验证是大多数SoC研发业者所遇到的瓶颈。因为SoC电路设计的快速攀升,让硬体验证工作的复杂度呈现急速激增的现象。


现在,嵌入式软体研发则是SoC研发业者在开发流程中所面临的最大挑战。目前SoC有超过五成的成本是使用在开发趋动程式、开机程式码、与硬体相关的通讯协定堆叠、DSP演算法及其他嵌入式软体。随着软体在新世代的设计中扮演愈来愈重要的角色,业者花在软体上的成本也会愈来愈多(如图1所示)。



《图一 IC设计的软件内容的花费成本》
《图一 IC设计的软件内容的花费成本》

SoC所面临的难题,主要是实际晶片的开发与相关软体设计两者之间所存在的时间差问题。传统的SoC软体研发业者,必须等到硬体研发团队设计出实体的原型元件后,才有可供参考的硬体环境。因此,软体研发必须等到硬体工程师设计出完美的元件后才能动工。随着市场上产品生命周期的缩短,以及激烈的竞争压力,研发流程延迟不仅只是成本增加,更会影响产品获利。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
轻松有趣地提高安全性:SoC元件协助人们保持健康
仿真和原型难度遽增 Xilinx催生世界最大FPGA
SmartBond元件增加蓝牙网状网路支援能力
我们能否为异质整合而感谢亚里士多德?
关注次世代嵌入式记忆体技术的时候到了
comments powered by Disqus
相关讨论
  相关新闻
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能
» AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA7POEEQSTACUKZ
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw