面对的难题
一直以来,设计人员在可携式应用中都是采用串行化技术,因为这种技术在减小连接器尺寸、降低EMI、减少信道至信道倾斜问题等方面都具有极大优势。当显示器的分辨率随帧速率的加快和平板尺寸的增加而提高时,该串行化方法更广泛用于大型平板应用中。不过,这种典型SerDes串行化技术的功耗很高,尤其是在数据吞吐量大的情况下,故不太适合于超可携式应用。
如(图一)所示为广泛用于较大型消费应用产品(如平板电视和笔记本电脑)中的传统串化/解串器架构。并行输入数据(一般在20到85MHz间,具体视显示屏尺寸和分辨率而定)被锁定,再通过内部锁相环(PLL)所产生的高速时钟进行串行传输。18到24位的并行TTL RGB数据被串行化,然后跟着像素时钟 (Pixel Clock) 沿软性电缆发送到LCD模块,再由解串器译码恢复为并行TTL数据以供显示。由于像素时钟具有不同的串行数据流频率,解串器中往往需要另一个PLL电路来恢复数据。
...
...
另一名雇主 |
限られたニュース |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10/ごとに 30 日間 |
5//ごとに 30 日間 |
付费下载 |
VIP会员 |
无限制 |
20/ごとに 30 日間 |
付费下载 |