账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
随机杂讯对时脉抖动影响的理论与实验
 

【作者: Ken Yang,Steve Lee】2005年09月05日 星期一

浏览人次:【11976】

时脉抖动(Timing Jitter)与杂讯可以说是工程应用上最不被了解的概念之一,但却也是数位与类比设计中最关键参数的一环,特别是在高速通讯系统中,不良的抖动情况会造成较高的位元错误率并限制系统的传输速度。时脉抖动通常定义为数位信号短时间内偏离期理想位置的大幅变化,造成随机时脉抖动的原因有几个,包括宽频杂讯、相位杂讯、寄生脉冲(spurs)、电压变化率(slew rate)以及频宽等,其中相位与宽频杂讯为随机,而寄生脉冲则是由各种可确认干扰信号,如相互干扰(crosstalk)与电源耦合所造成的固定响应,而在以下的文章中可以看出,电压变化率与频宽同时也会对时脉抖动带来影响。(图一)描述了包含三个杂讯源的非理想正弦波波形,(图二)则是一个随着时间累积抖动信号的数位信号波形。


这篇文章的目的主要是解释并展示时脉抖动与这三个杂讯源的直接关联性。


《图一 三个造成时基抖动的噪声》
《图一 三个造成时基抖动的噪声》

宽频杂讯对时脉抖动的影响
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
医疗设备高效电源管理之高性能设计
聚焦工业与网通 以生态系统观点布局市场
选择不同心跳率侦测技术的工程师指南
实现真正的数位I╱O
为什麽骇客迫不急待地想进入您的汽车
comments powered by Disqus
相关讨论
  相关新闻
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能
» AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA9418R6STACUK5
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw