时脉抖动(Timing Jitter)与杂讯可以说是工程应用上最不被了解的概念之一,但却也是数位与类比设计中最关键参数的一环,特别是在高速通讯系统中,不良的抖动情况会造成较高的位元错误率并限制系统的传输速度。时脉抖动通常定义为数位信号短时间内偏离期理想位置的大幅变化,造成随机时脉抖动的原因有几个,包括宽频杂讯、相位杂讯、寄生脉冲(spurs)、电压变化率(slew rate)以及频宽等,其中相位与宽频杂讯为随机,而寄生脉冲则是由各种可确认干扰信号,如相互干扰(crosstalk)与电源耦合所造成的固定响应,而在以下的文章中可以看出,电压变化率与频宽同时也会对时脉抖动带来影响。(图一)描述了包含三个杂讯源的非理想正弦波波形,(图二)则是一个随着时间累积抖动信号的数位信号波形。
这篇文章的目的主要是解释并展示时脉抖动与这三个杂讯源的直接关联性。
宽频杂讯对时脉抖动的影响
...
...
另一名雇主 |
限られたニュース |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10/ごとに 30 日間 |
5//ごとに 30 日間 |
付费下载 |
VIP会员 |
无限制 |
20/ごとに 30 日間 |
付费下载 |