账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
有效为嵌入式设计混合讯号进行除错
利用16通道混合讯号示波器

【作者: Tektronix】2007年09月04日 星期二

浏览人次:【3832】

今日的嵌入式设计工程师面临了系统复杂度不断增加的挑战。典型的嵌入式设计可能结合了多种类比讯号、高速和低速串列数位通讯,以及微处理器汇流排,这还只是其中一小部分。如I2C和SPI等串列通讯协定,经常用于晶片与晶片间的通讯,但是却无法在所有的应用程式中取代并列汇流排。


微处理器、FPGA、类比转数位转换器(ADC)和数位转类比转换器(DAC)都是今日嵌入式设计中代表IC特殊量测挑战的例子。工程师可能必须在同一块系统主机板上,解码两个IC之间的SPI汇流排,并且同时观察ADC的输入和输出。此类混合讯号系统的范例,如(图一)所示。



《图一 简化的撷取/仪器系统》
《图一 简化的撷取/仪器系统》

对于拥有4通道示波器的工程师而言,为图一所示的硬体进行除错,是件困难且令人气馁的工作。许多对于目前拥有的示波器感到满意,并希望能借此节省时间的工程师,可能会选择使用3、4台示波器同时量测多种讯号,逻辑分析仪虽然可提供量测许多数位讯号的能力,但是复杂的除错工作可能不值得使用逻辑分析仪需要的设定及学习曲线。拥有16通道逻辑分析仪的基本功能,以及4通道的混合讯号示波器,将协助工程师面临这项挑战。本文会实际展示嵌入式设计混合讯号和多个串列通讯协定的除错。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
今天的工程师对示波器有什麽需求?
PCIe技术跃升主流 高速数位测试需求持续升温
混合讯号挑战艰钜 MSO让测试得心应手
数位分析不可或缺 逻辑分析仪为除错而生
逻辑分析仪与时俱进 快速找出数位问题
comments powered by Disqus
相关讨论
  相关新闻
» Tektronix电源仪表新突破 协助客户在日益电气化的世界快速创新
» Anritsu Tech Forum 2024 揭开无线与高速技术的未来视界
» 安立知获得GCF认证 支援LTE和5G下一代eCall测试用例
» 资策会与DEKRA打造数位钥匙信任生态系 开创智慧移动软体安全商机
» 是德科技推动Pegatron 5G最隹化Open RAN功耗效率


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BG3SZGP8STACUKV
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw