DFM(Design For Manufacturing)市场前景看好的趋势下,EDA的商机也日益蓬勃,在DFM市场中,消费性IC与上市时程(time-to-market)及单位成本(unit cost)有最直接的相关性。 Synopsys为提供EDA工具的厂商,此次推出新一代的IC Compiler,为消费性IC设计提供便利的解决方案。
《图一 Synopsys全球策略发展副总裁Kevin Maguire》 |
|
EDA是IC设计产业中相当重要的一环,属于IC后段设计,以前的IC设计可分为前段与后段(from-and & back-end),现在则可以分为三部份,语言描述、逻辑合成与线路呈现。而EDA的功能在于协助合成后的线路呈现与验证,关系着产品设计的良率(Yield),良率佳,成本自然就降低。
Synopsys IC Compiler最早开始在2005年上市,经过一年多来的不断改进与修正,最新的IC Compiler融入了该公司design planner「JupiterXT」的技术,能够延伸至整个平面规划的流程(place and route) 。并且在设计收敛(design closure)过程中提供signoff-driven,所谓的signoff-driven就是前端处理,后端确认的方式,类似银行作业的形式。另外,还对使用多阈值电压的低耗电化以及使用MT-CMOS功率门控的泄漏电流管理功能改进。并且通过更新电路库标准-Liberty,提高了MT-CMOS功率门控的建模功能。对于DFM而言,则新增了可在设计过程中对良率进行预估的功能,例如,时序驱动型布线展宽、金属填充、冗余过孔的插入等功能。
...
...
另一名雇主 |
限られたニュース |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10/ごとに 30 日間 |
5//ごとに 30 日間 |
付费下载 |
VIP会员 |
无限制 |
20/ごとに 30 日間 |
付费下载 |