账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
可替代CPLDs和FPGAs的低成本MachXO组件
专访Lattcie应用工程副总裁Jock Tomlinson

【作者: 王岫晨】2005年08月05日 星期五

浏览人次:【3803】

Lattice半导体是提供现场可编程门阵列(FPGA)与可编程逻辑组件(PLD),包括现场可编程系统芯片(FPSC)、复杂可编程逻辑组件(CPLD)、可编程混合信号产品(ispPAC)和可编程数字互连组件(ispGDX)等。而Lattice也于近期开发了可以取代CPLDs和FPGAs的低成本MachXO组件,这种内建Flash加上SRAM的技术使得可编程逻辑组件效能可以超越传统的CPLDs和FPGAs,并兼具低成本之优势。


Lattcie应用工程副总裁Jock Tomlinson表示,Lattice设计MachXO产品的时候,最重要的考虑点便在于客户对于过去建置在CPLDs上用以控制、总线桥接与接口等功能之需求。而使用更有效率的LUT架构,并与Lattice的闪存配合SRAM之技术结合,可在加入建置桥接与接口功能的同时,降低每一项功能的成本。


MachXO这种新一代的跨越式可编程逻辑组件,可以更广的应用领域及更低的成本结构来取代过去由高密度CPLD或者低容量FPGA所做之应用。利用内建130nm非挥发性内存之制程技术,配合标准四输入查照表(LUT)的方法,能让系统设计者在系统配置大幅增加与性能提升的同时,仍可让每单位逻辑功能降低50%的成本。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
AI高龄照护技术前瞻 以科技力解决社会难题
3D IC 设计入门:探寻半导体先进封装的未来
SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
超越MEMS迎接真正挑战 意法半导体的边缘AI永续发展策略
CAD/CAM软体无缝加值协作
comments powered by Disqus
相关讨论
  相关新闻
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BFDP6Z10STACUKK
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw