账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
PCI Express交换器与网桥优化设计
 

【作者: Matt Jones】2005年08月05日 星期五

浏览人次:【6423】

效能需求和物理层上的限制已使得并行总线链接架构成了过时的技术,下一代芯片间(chip to chip)的链接性设计已逐步过渡到序列性的标准上了。由于在现今计算机运算与嵌入式系统中,既有的PCI-X与PCI架构具有主宰性的地位,基于这些既有协议所发展出来的序列标准──PCI Express(PCIe)在这场互连性革命的早期阶段就已展现出强大的市场影响力。


除了增加具有PCIe处理能力的组件及外围芯片数目外,PCIe交换和桥接设备的出现具有另一个重要意义,也就是为服务器和储存应用的早期采用者解决其面临的一些关键性系统问题。要在多个系统组件间提供互连性的能力,以及在PCIe区域间提供不断进出的协议转换,交换与桥接设备需要有优化的功能和架构,才能确保达成转换到序列互连架构后对效能与系统成本目标上的承诺。


高效能互连性需求
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
PCIe I/O虚拟化及其储存应用
PCI Express为未来应用需求做准备
以PCI Express及USB 2.0提升PC量测效能
第三代I/O传输技术的竞赛
PCI Express:企业串行传输创新的基石
comments powered by Disqus
相关讨论
  相关新闻
» 经济部深化跨国夥伴互利模式 电子资讯夥伴采购连5年破2,000亿美元
» 筑波举办化合物半导体与矽光子技术研讨会 引领智慧制造未来
» 2024新北电动车产业链博览会揭幕 打造电动车跨界平台迎商机
» Microchip支援NIDIA Holoscan感测器处理平台加速即时边缘AI部署
» 印尼科技领导者与NVIDIA合作推出国家人工智慧Sahabat-AI


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BFDKXG26STACUK4
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw