半导体制程不断精进,传统IC构装为了改善讯号传送品质、提高资料流的频宽及提供更稳定的运作环境,原有之打线构装已逐步被覆晶构装方式所取代,单晶片构装形式也正一步步走向堆叠式系统化构装发展,如此除可拉近IC与系统板传输距离,构装所占用的空间亦不断地缩减。
堆叠式晶片构装技术,是指将一个IC晶片直接堆叠在另一个晶片上,并进行电气连接和构装的技术,若应用在记忆体晶片堆叠,是一种既能增加记忆体容量又可同时减少占用面积的方法,而此技术已经在行动电话市场上站稳脚步。这项技术的优点被业界不断地讨论,而且似乎正演变为可替代系统单晶片(SoC)IC设计方法的堆叠式系统化构装(System-on-3D)。
...
...
另一名雇主 |
限られたニュース |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10/ごとに 30 日間 |
5//ごとに 30 日間 |
付费下载 |
VIP会员 |
无限制 |
20/ごとに 30 日間 |
付费下载 |