市场上各种新推出链接标准,将全面改变运算与通讯的面貌,但在今天却形成各种技术与选择方案充斥的混乱局势。运用建置在FPGA技术中的现成IP核心,设计业者可迅速开发出能支持现有与新型总线接口的新产品。
随着设计业者追求更高效能与通讯带宽之际,包括像PCI与VME在内的的各种现有并行总线机制已逐渐淘汰,紧追在后的各种新型I/O与通讯标准,不久将对系统架构产生显著的影响力,采用这些新通讯架构的产品也即将问市,如何支持这些标准是设计业者所面临的难题,甚至有些标准在被采纳之后还持续演变着,或者虽已拟定完成但在功能上出现重复情形。
此外,工程师须遵循时间与成本的限制,让设计方案能在低廉的成本与最小的风险下迅速推入市场,却又因为各种装置互连标准不明确而难以达成目标。所以,如何预期出正确的标准,或是当产品上市时若标准发生变化,应如何将损失降至最低,是企业应该思考的问题。
...
...
另一名雇主 |
限られたニュース |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10/ごとに 30 日間 |
5//ごとに 30 日間 |
付费下载 |
VIP会员 |
无限制 |
20/ごとに 30 日間 |
付费下载 |