帳號:
密碼:
CTIMES / 晶片封裝
科技
典故
只有互助合作才能雙贏——從USB2.0沿革談起

USB的沿革歷史充滿曲折,其中各大廠商從本位主義的相互對抗,到嘗盡深刻教訓後的Wintel合作,能否給予後進有意「彼可取而代之」者一些深思與反省?
Ansys熱完整性和電源完整性方案通過三星異質晶片封裝認證 (2023.07.03)
Ansys宣佈 Samsung Foundry 認證了Ansys RedHawk 電源完整性和熱驗證平臺,可用於三星的異質多晶片封裝技術系列。透過三星與 Ansys 的合作,更加凸顯電源和熱管理對先進的並排 (2.5D) 和 3D 積體電路 (3D-IC) 系統可靠度和效能的關鍵重要性
摩爾定律碰壁 成本為選擇先進封裝製程的關鍵考量 (2022.07.29)
本場東西講座除了深度剖析晶片封裝技術趨勢與對策之外,更與親赴現場的開發業者廣泛交流,共同討論前景與挑戰。
異質整合 揭櫫半導體未來20年產業藍圖 (2019.10.09)
晶片的設計和製造來到一個新的轉折。於是,異質整合的概念,就砰然降臨到了半導體的舞台上。它是驅動半導體未來20~30年最重要的發展趨勢。
半導體產業換骨妙方 異質整合藥到病除 (2019.10.02)
異質整合是助力半導體產業脫胎換骨的靈丹妙藥,以結合具備不同材料特性和物理需求的功能區塊,打造高整合、低功耗又小巧的的晶片設計。
異質整合推動封裝前進新境界 (2019.10.02)
在多功能、高效能、低成本、低功耗,及小面積等要求發展的情況下,需將把多種不同功能的晶片整合於單一模組中。
意法半導體推出新款寬溫度範圍串列EEPROM (2015.04.20)
意法半導體(STMicroelectronics, ST)推出新款工業進階版(Industrial-Plus)串列EEPROM,其工作溫度高達105°C,是市場上儲存容量、匯流排介面及晶片封裝選擇齊全的EEPROM產品,為設計人員在更新系統數據和參數時帶來更高的靈活性,且無需修改印刷電路板設計
Avago推出創新的WaferCap晶片級封裝技術 (2008.05.16)
安華高科技(Avago)宣佈取得封裝技術突破進展,推出將無線應用晶片微型化與高頻效能提升到更高層次的創封裝技術。Avago創新的WaferCap是第一個以半導體為主體的晶片級封裝(CSP, Chip Scale Packaging)技術

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw