帳號:
密碼:
CTIMES / IC設計與EDA
科技
典故
管理美國網路廣告的組織 - IAB

IAB是Internet Activities Board的簡稱,意即美國網路廣告組織,是一個專門管理與觀察美國網路廣告活動的一個機構。
Mentor推出原生完整的UVM SystemVerilog記憶體驗證IP庫 (2016.03.09)
Mentor Graphics(明導)推出首個完全原生的UVM SystemVerilog記憶體驗證IP庫,該記憶體驗證IP庫可用於所有常用記憶體設備、配置和介面。Mentor在目前已可支援60多種常用外設介面(commonly used peripheral interfaces)和匯流排架構的Mentor驗證 IP(Mentor VIP)庫中新增了 1600多種記憶體模型
IC封裝後熟化製程模擬利器 有效預測翹曲變形 (2016.03.04)
Moldex3D可考慮在常壓下,針對後熟化製程從進烤箱至冷卻到常溫的過程中,進行不同溫度和熟化度的耦合計算,模擬IC元件最終的翹曲量值變化。
Lattice Diamond設計軟體套件3.7新版已上市 (2016.03.02)
萊迪思半導體宣佈Lattice Diamond設計工具套件全新 3.7版本,現已上市。可支援更多的萊迪思元件並提升效能,協助客戶實現以萊迪思FPGA為基礎、最小尺寸、低功耗和低成本的設計解決方案
Mentor Graphics 發佈 Veloce Apps:開啟硬體模擬新紀元 (2016.02.26)
Mentor Graphics公司(明導)推出用於Veloce硬體模擬平台的新型應用程式,自此迎來了硬體模擬的新紀元。新型 Veloce Apps包括 Veloce Deterministic ICE、Veloce DFT 和 Veloce FastPath,可以解決複雜SoC和系統設計中的關鍵系統級驗證難題
打通Maker to Market最後一哩路 (2016.02.26)
Maker to Market就現在的環境而言,已經比過去容易的多,然而,就算已經將創意推向離市場不遠的最後一哩了,但這最後一哩,卻不是那麼容易跨越。
是德科技發表適用於先進設計系統的信號及電源完整性解決方案 (2016.01.29)
是德科技(Keysight)日前推出兩套電磁(EM)軟體解決方案,以協助工程師執行信號完整性(SI)和電源完整性(PI)分析,進而改善印刷電路板(PCB)設計的高速鏈路效能
是德科技發表菁英大學合作計畫 (2016.01.21)
是德科技與菁英大學共建的EDA軟體實驗室將提升系統級和射頻/微波設計優勢。新計畫旨在開發可為產業培育精英工程師的出色教育資源。 是德科技(Keysight)日前宣佈推出是德科技菁英大學合作計畫,主要目標是發掘並探索能夠為產業提供精英工程師的出色教育資源
Cadence獲卓越職場研究所評選為「大中華區最佳職場」 (2016.01.13)
全球電子設計創新廠商益華電腦(Cadence)宣布榮獲職場研究機構─卓越職場研究所(Great Place to Work Institute)評選為2015年「大中華區最佳職場(Great Place to Work)」。Cadence 以充滿活力的企業文化不斷激發員工的創新與熱情,並以新技術改善生活為願景,與大中華區多家頂尖企業共獲最佳職場殊榮
CEVA新款安全性設計套件符合ISO 26262標準 (2016.01.12)
全球用於蜂巢、多媒體和無線連接之DSP IP平臺授權廠商CEVA公司宣佈完成了符合ISO 26262標準的安全性設計套件,可協助客戶加快使用CEVA-XM4圖像和視覺DSP實現先進駕駛輔助系統(ADAS)功能之認證過程
Imagination使用Mentor Veloce 硬體模擬平台 (2015.12.25)
Mentor Graphics(明導)公司宣佈,半導體設計IP(包括 PowerVR GPU和MIPS CPU)的Imagination Technologies在其一款支援光線追蹤技術的圖形處理器(GPU)PowerVR Wizard GR6500 的內部驗證流程中,部署Veloce 硬體模擬平台的虛擬測試平台加速(TBX)技術
Maker入門課 Arduino Family選擇比較 (2015.12.24)
Maker運動風靡全球,越來越多針對各種不同需求的開發版應運而生,這對Maker來說當然是件好事,不僅有更多的選擇,價格也跟著更親民。但是面對眾多的開發板,從Maker最為熟悉的Arduino、Raspberry Pi到近兩年來新出現的英特爾Edison、聯發科Linkit one,或者由台灣主導研發的BananaPi等,該如何選擇這些開發平台,對新手Maker來說無疑是一大挑戰
Xilinx推出Vivado設計套件HLx版 (2015.12.02)
美商賽靈思(Xilinx)推出Vivado設計套件HLx版,為All Programmable SoC、FPGA元件及打造可重用的平台提供了全新超高生產效率的設計方法。全新的HLx設計套件包含高階系統、設計和WebPACK版本
Mentor Graphics在企業驗證平臺新增ARM AMBA 5 AHB驗證IP (2015.11.16)
Mentor Graphics公司推出 ARM AMBA 5 AHB 總線的驗證 IP (VIP)。該新 VIP 在 Mentor企業驗證平臺(EVP)上提供,設計人員在同時使用Questa軟體模擬和Veloce硬體模擬對採用此新規範的晶片設計進行驗證時,可簡化並加快驗證流程
群聯電子採用Cadence Voltus-Fi客製電源完整性方案加速產品上市時程 (2015.10.22)
益華電腦(Cadence)宣佈,群聯電子(Phison)採用Cadence Voltus-Fi客製電源完整性解決方案(Custom Power Integrity Solution)為其先進的快閃記憶體控制器晶片進行電子遷移與電阻電位降(EMIR)檢查,實現了矽晶驗證(silicon-proven)的準確度
2015 GSA台灣半導體領袖論壇即將於11月盛大舉辦 (2015.10.21)
全球半導體聯盟 (GSA) 正式宣布,第十屆2015 GSA台灣半導體領袖論壇 (2015 GSA Semiconductor Leaders Forum)將於11月11日下午於新竹國賓飯店盛大舉行。這場論壇邀請到許多重量級嘉賓,開幕致詞由GSA總裁Jodi Shelton女士,以及GSA亞太領袖議會主席暨鈺創科技董事長兼執行長盧超群博士共同揭開序幕
眼球革命 Tobii推眼動追蹤新平台 (2015.10.18)
隨著物聯網的概念興起,市面上有越來越多元化的聯網裝置,對於人機介面的設計也越來越受到重視,除了常見的觸控之外,語音控制、手勢操控、體感辨識等人機互動技術也逐漸整合在不同的裝置當中,而動眼追蹤也是近來興起的技術之一
Mentor Graphics最新Tessent ScanPro實現測試資料量壓縮效益 (2015.10.13)
Mentor Graphics公司(明導國際)推出新款 Tessent ScanPro 產品,該產品採用的技術可以顯著減少使用Tessent TestKompress ATPG 壓縮方案的測試資料量。由於測試資料量很大程度上決定了測試積體電路(IC)的成本和時間,因此Tessent ScanPro 產品可幫助晶片製造商以更快、更具成本效益的方式交付他們的產品
Mentor Graphics獲得TSMC 10nm FinFET 製程技術認證 (2015.09.21)
Mentor Graphics(明導)公司宣佈,Calibre nmPlatform已通過TSMC 10nm FinFET V0.9製程認證。此外,Mentor Analog FastSPICE電路驗證平臺已完成了電路級和元件級認證,Olympus-SoC數位設計平臺正在進行提升,以幫助設計工程師利用TSMC 10nm FinFET技術更有效地驗證和優化其設計
Mentor Graphics啟動PCB技術領導獎年度計畫 (2015.09.18)
Mentor Grpahics(明導)公司正式發出第26屆年度技術領導獎(TLA)大賽的參賽邀請。這一大賽延續了該公司一直以來表彰卓越印刷電路板(PCB)設計的傳統。本大賽始予1988年,現已成為電子設計自動化(EDA)行業持續時間最長的競賽評比項目
Mentor Graphics使用UPF逐步求精方法推動新一代低功耗驗證 (2015.09.17)
Mentor Graphics公司支援低功率逐步求精方法,通過採用Questa Power Aware Simulation和 Visualizer Debug Environment的新功能以顯著提升採用ARM技術的低功率設計的驗證複用率和生產率。 UPF規定「低功耗設計意圖」應與設計區分開,且應用於晶片設計的驗證和實施階段

  十大熱門新聞
1 2023 IEEE亞洲固態電路研討會 台灣獲選論文搶先發表

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw