|
智原90奈米1GHz内存编译程序,支持SoC应用 (2008.06.16) ASIC设计服务暨IP研发销售厂商智原科技,发表了首件以联电90奈米SP制程制造的商用1GHz内存编译程序。此款单埠内存编译程序运用的布局及线路设计技术,提供高达1GHz的速度,同时仍保有与一般内存解决方案相同的功率及面积尺寸要求 |
|
智原科技宣布开始提供SiP设计服务 (2008.03.20) 智原科技(Faraday Technology)宣布将开始提供SiP(system in Package)设计服务,目前已开发RF SiP项目,主要应用于GPS产品。智原并将持续优化其设计流程,包括设计流程自动化以及提供客户封装及电性分析报告等 |
|
智原科技为原相打造完整USB IP供应平台 (2007.09.04) ASIC设计服务暨IP研发销售厂商─智原科技,其客户包括许多IC设计公司,而原相科技更是其中一个重要客户。智原是原相USB相关IP的主要供货商,长期以来即与智原在IP业务上有深入的合作关系 |
|
智原科技宣布推出DDR2 内存物理层接口IP (2007.06.26) ASIC设计服务暨IP研发销售领导厂商-智原科技,宣布推出DDR2物理层接口(PHY)IP,其中0.13微米以及90奈米制程已经通过联电硅验证。智原的DDR2物理层IP将可以协助半导体厂商设计高效能的DDR2内存整合芯片,尤其适用于消费性、汽车电子零组件、工业以及医疗设备等领域的应用产品 |
|
智原科技推出高整合内存测试与修复系统 (2007.05.17) ASIC设计服务暨IP研发销售厂商-智原科技,宣布推出REMEDE(发音同于“remedy”)内存测试与修复发展系统。此系统整合了内建自我修复的功能IP、fuse群组以及智原自主研发的内存编译程序等,能够提高整体芯片良率、降低芯片成本、提高客户获利、以及增进制造测试的质量等 |
|
智原miniLib获咏发科技采用于数字电视相关芯片 (2007.04.20) ASIC设计服务暨IP研发销售厂商-智原科技,与电视及数字通讯IC设计厂商-咏发科技,联合宣布咏发科技成功运用智原科技miniLib硅智财组件库(cell library),其中包含了超过300个标准组件、百余种功能,其高整合度、小面积(footprint)以及低功耗的特性,大幅提升了咏发 科技的产品竞争力 |
|
智原科技发表低功耗设计完整解决方案-PowerSlash (2005.01.21) 一般的IP供货商在提供低功耗设计解决方案时通常都是以IP的角度出发,仅仅只有提供以 substrate biasing & sleep modes enable所设计的低功耗IP,这通常会造成设计人员的错觉,以为使用了低功耗的IP就可以设计出低功耗的芯片,事实上却不然 |
|
智原科技新推出高速同步SRAM Compiler (2004.04.14) ASIC设计服务暨IP研发销售厂商 - 智原科技于日前推出超高速同步SRAM Compiler FSC0H_D_SE,这套SRAM Compiler是以UMC 0.13-micron 1P8M 1.2V高速逻辑制程,32Kb的速度于Typical Corner上可以高达1.4GHz(800 MHz worse case condition),与其他类似的SRAM Compiler相较, Faraday产品的速度超过10%到15%,AC操作功率消耗减少40%, 一般而言,面积平均也缩小15%到20% |
|
智原举办科技论坛并宣布IP Mall正式启动 (2003.09.10) 由设计服务业者智原科技主导之台湾第二家硅智财交易中心(IP Mall)于9月9日正式宣布开幕,不同于稍早创意电子之IP Mall开幕时与HP联合举行的大型媒体发表会,智原以举办科技论坛的形式,除宣布该公司IP Mall正式启动,亦发表多项智原之新产品与先进技术 |