Silicon Labs (芯科科技)日前推出一系列低功耗PCI Express (PCIe) Gen 1/2/3/4時脈緩衝器,可針對1.5V和1.8V應用提供超低抖動時脈分發。Silicon Labs的新型Si532xx PCIe時脈緩衝器具備40fs RMS(典型值)的附加抖動性能,可為嚴格的PCIe Gen 3和Gen 4抖動規範提供超過90%的容限,進而簡化時脈分發和降低產品開發風險。
|
全新的Si532xx緩衝器系列產品率先為低功耗1.5V/1.8V應用提供符合PCIe Gen 4標準的解決方案。 |
目前有越來越多的資料中心硬體設計正使用低功耗1.5V或1.8V電源來降低整體功耗,這些資料中心硬體設計包括網路介面卡(NIC)、PCIe匯流排擴展器和高性能計算(HPC)加速器。Si532xx緩衝器由單一1.5V-1.8V電源供電,具備多達12路時脈輸出,非常適合在低功耗設計中提供低抖動PCIe時脈分發。Si532xx時脈元件支援PCIe通用時脈、非展頻(SRNS)和展頻(SRIS)架構,能滿足各種應用需求。
Si532xx時脈基於非PLL的扇出緩衝器,支援展頻時脈訊號的分發而不影響訊號完整性。隨著PCIe端點數量在伺服器和儲存應用中的不斷成長,系統設計人員的任務是扇出更多PCIe參考時脈的副本。新型Si532xx系列產品的超低抖動性能使設計人員能夠串聯多個緩衝器,同時仍能達到0.5ps RMS的最大允許系統PCIe抖動預算。
Si532xx元件輸出驅動器運用Silicon Labs的推挽式HCSL技術,其免除了使用定電流輸出驅動器技術之傳統PCIe緩衝器所需的外部終端電阻。內部電源濾波可防止電源雜訊降低時脈抖動性能,進而無需競爭方案所需的離散式低壓差穩壓器。Si532xx系列產品支援85歐姆和100歐姆阻抗選項。
Silicon Labs時脈產品資深行銷總監James Wilson表示:「我們利用Silicon Labs在高性能時脈設計方面的專業技術降低PCIe時脈分發應用中的抖動和功耗。新推出的Si532xx系列產品顯示Silicon Labs致力於協助整合並簡化資料中心、工業、通訊和消費性產品設計中的高速時脈樹設計。」
由於時脈抖動是所有PCIe應用的關鍵設計參數,Silicon Labs亦提供PCIe Gen 1/2/3/4軟體工具以簡化PCIe抖動測量。