明導國際(Mentor Graphics)於近日推出最新版本的ADVance MSTM(ADMS)單核心類比與混合信號模擬器,包括提供快速電路模擬功能的Mach TATM以及調變穩態(modulated steady-state)模擬功能的EldoTM RF;加入這些技術後,ADMS已成為多用途且語言中立的模擬工具,充份滿足複雜類比與混合信號系統單晶片設計的晶片層級驗證需求。ADMS除了既有功能之外,並提供更多語言支援,把模擬技術帶進各個新世代系統單晶片設計,例如數位類比轉換器、類比數位轉換器以及內含複雜記憶體次系統和射頻組件的產品。
Mentor指出,在目前的類比與混合信號系統單晶片設計中,類比、數位和射頻內容的整合比以前更緊密,類比方塊的整合是越來越重要,例如數位類比轉換器、類比數位轉換器、鎖相迴路、記憶體次系統、射頻模組和適應性濾波器 - 要把這些不同功能和電路設計方法整合在一起,確實對設計工程師造成巨大壓力;但有了ADMS協助,工程師在設計類比與混合信號系統單晶片之前,即可先對目標設計進行晶片層級效能評估,然後才展開各個功能方塊的設計流程。等到最後的晶片組裝階段,ADMS還可以利用它的高效能混合層級模擬功能,來執行全晶片層級的由下而上功能驗證,確保最後設計的完整性。
Mentor Graphics深次微米部門副總裁暨總經理陳志賢表示,「消費性電子產品的功能不斷增加,使得混合信號系統單晶片的類比內容也以指數成長,此時若能擁有由上而下的設計能力以及由下而上的驗證功能,將讓廠商在市場上享有極大競爭優勢。」ADMS是目前唯一真正語言中立的單核心模擬器,在一套高效率工具中結合四種高效能模擬引擎:Eldo可模擬一般用途的大信號模型;ModelSimO執行數位模擬;Mach TA提供快速的電晶體層級模擬;以及由Eldo RF提供調變穩態模擬功能。ADMS採用單一的電路清單架構,工程師可在設計中任意使用VHDL、Verilog、VHDL-AMS、Verilog-AMS、SPICE和C語言,不但使他們能採用由上而下的設計方法,還可透過混合階層模擬執行由下而上的功能驗證。