ARM近日與中國的無晶圓半導體供應商展訊通信有限公司(以下簡稱「展訊」)共同宣佈,展訊取得包括POP 處理器優化套件IP在內的完整ARM Artisan實體(Physical) IP技術授權,此後展訊將能就ARM所支援的廣泛IC代工選擇以及多樣化的28奈米製程,開發出最富有彈性的製造方案。在這項授權協議之下,展訊可使用ARM Artisan標準單元、新一代記憶體編譯器以及針對ARM Cortex處理器與Mali 圖形處理器的POP處理器優化套件IP。ARM Artisan實體IP及POP IP將為展訊低功耗手機系統單晶片(SoC)的加速開發奠定基礎。
透過提供針對28奈米製程的完整實體IP平台,ARM能夠協助客戶發展更多元化的應用如手機、企業應用、平板電腦、數位電視、無線設備與消費性電子產品等。
展訊通信有限公司董事長兼執行長李力游博士表示:「展訊為發展針對28奈米製程技術的系統單晶片設計選擇ARM Artisan實體IP與POP處理器優化套件 IP,這是繼兩家公司在40奈米製程上成功合作後的自然演進。我們很高興得知,未來在開發28奈米系統單晶片時,無論選擇哪家代工廠或何種製程,展訊都能夠獲得Artisan實體IP與POP IP帶來的優勢,實現更短的產品上市時間。」
ARM執行副總裁兼實體IP部門總經理Dipesh Patel博士表示:「展訊近年來在手機市場的迅速成長,正是其系統單晶片產品高效能與低功耗特性廣受市場歡迎的成果。ARM十分高興能夠有機會幫助展訊賦予其下一代產品市場領先的性能,並帶來更有彈性的代工選擇,進而盡可能地縮短上市時間。」
ARM針對28奈米製程的實體IP平台包括高密度、高效能Artisan標準單元庫,同時擁有針對動態電壓優化及頻率調整的功耗管理工具包。另外,該平台還包括一系列Artisan新一代記憶體編譯器,具備高速度、高密度和超高密度等不同選擇,如單/雙埠SRAM編譯器、單/雙埠RF編譯器以及ROM編譯器。
POP IP技術則包含優化ARM處理器的三項要素:針對特定ARM核心與製程調校的Artisan實體IP邏輯庫與記憶體實例、提供詳細條件和效能優化的基準報告,以及詳細的POP實作知識與方法,讓客戶可以快速且成功的發展終端產品並將風險減至最低。POP IP產品支援40奈米至28奈米製程,並針對範圍廣泛的Cortex-A系列處理器與Mali圖形處理器(GPU)推出了16/14奈米製程的技術支援藍圖。