Silicon Labs(芯科实验室)日前宣布针对消费性电子和嵌入式应用推出符合PCI Express(PCIe)标准的小型频率产生器IC。在此类产品应用中,可靠性、电路板面积、组件数量和功耗通常是关键的设计元素。
|
/news/2014/10/17/1623384770S.jpg |
新型Si50122频率为满足PCIe Gen 1/2/3标准的严格规范而设计,运用Silicon Labs低功耗PCIe和CMEMS技术为各类应用提供节能、无需石英振荡器的频率解决方案,包括数字摄影机和照相机、IP机顶盒、高画质放影机、高画质数字电视、家庭剧院和音响系统、多功能打印机、消费性和小型商业储存装置、家庭网关和无线储存设备等。
Si50122是第一款整合Silicon Labs CMEMS专利技术的频率产生器IC,芯片内部的CMEMS谐振器为CMOS频率电路提供了一个稳定的频率参考,同时免除通常所需的大体积、离散式石英振荡器。
Si50122 PCIe频率运用CMEMS技术提供极佳的抗冲击和抗振动性,即使在严苛的条件下(例如:极端温度变化)也能提供卓越的可靠性和效能保证。手持式消费性电子产品容易遭遇碰撞或掉落的情况,透过稳固的CMEMS PCIe频率产生器而非基于石英振荡器的解决方案,将能免除因石英谐振器损坏而导致系统故障的风险。
Si50122是最小的PCIe频率产生器,可支持2mm x 2.5mm 10接脚TDFN封装,为目前低功耗且无需石英振荡器的PCIe频率解决方案。Si50122率先结合小尺寸和超低功耗,为采用PCIe互连标准的空间受限的手持、电池供电消费性电子和嵌入式应用提供最佳解决方案。
为降低系统成本、功耗和组件数量并简化电路板设计,Si50122 PCIe频率产生器采用了低功耗的「推挽式(push-pull)」HCSL输出缓冲器,省去HCSL输出的所有外部终端电阻。其他业者的同类产品通常使用传统的输出缓冲器架构,需要1个电源电阻器以及每个输出埠上多达4个终端电阻器,这迫使设计人员在使用2路输出组件时要管理多达9个外部电阻器。
透过免去众多的外部组件,推挽式技术使设计人员能够在输出接脚和接收器之间使用直联机,并获得更可靠的讯号完整性。大部份的PCIe频率供货商通常采用传统定电流技术,相较之下,在输出缓冲器中采用推挽式技术可降低60%以上的功耗。
Si50122PCIe频率芯片提供2路低功耗100MHz差动HCSL输出和1路25MHz LVCMOS频率输出。由于其为无需石英振荡器的解决方案,因此不需要外部25MHz参考频率源。正如Silicon Labs的PCIe时序IC产品组合 ,Si50122芯片完全超越了PCIe Gen 1/2/3标准中对于抖动效能的要求,并支持可选的扩频调变功能以进一步降低电磁干扰(EMI)。
Silicon Labs时序产品营销总监James Wilson表示:「随着目前功耗和空间受限的消费性电子和嵌入式产品不断采用PCIe标准,开发人员需要新一代PCIe频率解决方案以优化功耗、BOM数量和电路板面积。我们设计基于CMEMS且无需石英振荡器的Si50122 PCIe频率新产品便是要为快速扩展的PCIe市场提供高整合度、低功耗、高可靠性和简洁的设计。」
Si50122 PCIe频率产生器现已量产并可提供样品。