账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 报导】   2013年07月22日 星期一

浏览人次:【2399】

全球电子设计创新领导厂商益华计算机(Cadence Design Systems)宣布,设计服务公司创意电子(Global Unichip Corporation,GUC)运用Cadence Encounter 数字设计实现系统(Digital Implementation System,EDI)与Cadence Litho Physical Analyzer,成功地完成了20nm系统芯片(SoC)测试芯片的试产。两家公司的工程师们密切合作,运用Cadence解决方案克服了设计实现与DFM验证的设计挑战。

在开发期间,GUC创意电子运用Cadence Encounter解决方案支持20nm布局与绕线流程中所有错综复杂的步骤,包括双重曝光组件库准备、布局、频率树合成、保持固定(hold fixing)、绕线与绕线后优化。GUC 创意电子也运用Cadence Litho Physical Analyzer进行DFM验证,将20nm制程变异的不确定性转变成为可预测的影响,帮助缩短设计时程。

「我们选择Cadence益华计算机作为开发伙伴,因为他们在先进制程的成功已经获得大家公认。」GUC创意电子设计技术开发处处长曾智谋表示:「这个20nm SoC测试芯片在台积公司制程上试产成功,就是我们密切合作以及Cadence Encounter与DFM解决方案绝佳功能的直接成果。」

「随着客户纷纷移向20nm,他们面对着新的挑战,例如双重曝光与制程变异,大幅提高了风险。」Cadence益华计算机芯片实现事业群研发资深副总裁徐季平表示:「Cadence益华计算机以我们的设计实现和DFM验证工具克服了这些先进制程挑战。我们与伙伴们密切合作,验证这些新制程以降低风险,并且让客户能够满怀信心地轻松转移到20nm制程。」

關鍵字: SoC测试芯片试产  益华计算机 
相关产品
Cadence推出全新Certus设计收敛方案 实现十倍快全晶片同步优化签核
Cadence推出Optimality Explorer革新系统设计 以AI驱动电子系统优化
Cadence数位、客制与类比流程 获台积电3奈米和4奈米制程认证
Cadence推出Tensilica浮点运算DSP系列 为运算密集应用提供可扩充效能
Cadence扩大支援高阶AI影像应用 新款DSP IP锁定手机与车用装置
  相关新闻
» 意法半导体公布第三季财报 工业市场持续疲软影响销售预期
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 攸泰科技跃上2024 APSCC国际舞台 宣扬台湾科技竞争力
» 东芝推出高额定无电阻步进马达驱动器TB67S559FTG
» 艾迈斯欧司朗全新UV-C LED提升UV-C消毒效率
  相关文章
» 光通讯成长态势明确 讯号完整性一测定江山
» 分众显示与其控制技术
» 新一代Microchip MCU韧体开发套件 : MCC Melody简介
» 最隹化大量低复杂度PCB测试的生产效率策略
» 公共显示技术迈向新变革

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA069EOMSTACUK1
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw