Altera公司为其成熟可靠的Quartus II软件导入Spectra-Q引擎的功能,以提高下一代可程序化组件的设计效能,缩短产品上市时间。 Spectra-Q引擎的新功能创纪录地缩短了编译时间,提供通用、快速追踪设计输入和置入式IP整合特性,延续了Altera Quartus II软件的优势,令采用FPGA和SoC的设计快马加鞭。 现在,客户可以在更高抽象层级上进行设计与实现,大幅地缩短了设计时间,解决了下一代设计面临的挑战。
|
Altera为Quartus II软件导入Spectra-Q引擎的功能,以提高下一代可程序化组件的设计效能 |
Altera软件和IP市场资深总监Alex Grbic评论表示:「FPGA和SoC是具有数百万个逻辑单元的组件,支持几百种接口的通讯协议,还提供新的硬式核心功能模块,大幅地提高了组件的功能,因此,必须要增强软件设计工具的效能,以适应逻辑单元数量的增长。 Spectra-Q引擎的软件技术减少了设计迭代次数,大幅度加速了设计过程,同时继续实现了最短的编译时间,进而改变了整个行业的游戏规则。 」
Spectra-Q引擎提供快速算法,支持渐进式设计修改,不需要进行整体设计编译。 引擎还具有分层数据库,支持用户在修改设计的其他部分时保留IP模块的布局布线信息不变。 这有助于实现稳定的设计,避免了不必要的时序收敛投入,缩短了编译时间。 新引擎还包括了一个通用高阶设计编译程序,其成果质量更好,实现了Quartus II软件与各种不同前端工具的无缝整合。
BluePrint平台设计工具
Spectra-Q引擎的顶层是名为BluePrint的平台设计工具,它是一款支持设计人员探查架构、以更高的效率分配接口的平台设计工具。 这一个工具支持设计人员透过实时滤波器检查来探查并建立合法的IO布局前端,设计迭代次数减少了10倍。 工具还含有时钟和核心规划功能,大幅减少了时序收敛所需要的设计迭代次数。
快速追踪通用设计输入
Spectra-Q新引擎还为软件、硬件和DSP等设计人员提供了快速追踪设计输入功能。 透过多个通用设计流程,设计人员可采用自己喜欢的语言或者设计环境,以更出色的效率针对FPGA进行设计。 除了支持最新的HDL语言,新引擎还支持Altera为HLS(高阶合成)提供的A++新编译程序,从C或者C++语言中建立IP核心,透过更快速的仿真和IP产生,大幅地提高生产力。
15.0版Quartus-II软件和IP
Altera推出了其Quartus II软件15.0版。 随着最新版的发布,客户可以使用Altera成熟可靠的软件工具,实现最短的编译时间。 Altera透过采用最新的标准架构核心,继续扩展其优化的IP产品,以实现最大的设计效能。 Quartus II软件15.0版为公司的Arria 10 FPGA和SoC提供新的Hybrid Memory Cube和HDMI 2.0 MegaCores支持。 该系列产品还对公司流行的JESD204B核心进行了特性和组件支持方面的升级,可支持Arria V到9.255Gbps,以及支持Cyclone V到5Gbps。产品还提供外部内存接口(EMIF)和PCI Express的IP除错工具套件,帮助设计人员透过额外的存取点,快速地进行原型开发和认证,实现对IP核心的测试和除错。
Spectra-Q引擎透过早期试用计划提供给客户。 客户现在可以在官网下载Quartus II软件15.0订购版和免费的网络版。 (编辑部陈复霞整理)