Altera日前宣布推出可编程逻辑业界的顶级软件Quartus II开发软件10.0版,可为其CPLD、FPGA和HardCopy ASIC设计提供最高的性能和生产效率。Quartus II软件10.0版可以为高密度设计提供比主要竞争对手快2到3倍的编译时间,进而能够继续保持业界领先的生产效率优势。最新的软件版本可支持Altera 28-nm Stratix V FPGA系列并拥有许多新的生产效率特性,这些特性使广大设计团队能够获得更快速的时序收敛,进而缩短产品推出市场的时间。
Quartus II软件10.0版支持Altera最近推出的Stratix V GX和Stratix V GS FPGA。Stratix V GX FPGA主要针对那些拥有背板和光模块支持的整合12.5-Gbps收发器的高性能、高带宽应用。Stratix V GS FPGA主要针对具有业界首个可变精度DSP模块的高性能数字讯号处理(DSP)应用。Quartus II软件10.0版包括了许多对软件高级布局及布线算法、TimeQuest时序分析仪和PowerPlay电源技术的增强功能。这些增强功能使Stratix V FPGA客户能够获得行业领先的编译时间、90%以上逻辑使用、快速时序收敛和最低整体功率消耗。
Quartus II软件10.0版为广大客户提供了一款新型收发器工具套件,该工具套件有助于PCB设计人员在应用设计开发前或在开发过程中有效地验证收发器的讯号完整性。透过实时微调收发器参数并查看误码率(BER),软件的收发器工具套件让用户能够最大化讯号时序余量和眼框图张开度。Quartus II软件具有一种易于使用的图形用户接口(GUI),进而让高速设计人员可以存取所有收发器设置,包括预加强、等化、VOD、EyeQ眼框图浏览器和取样位置等。