芯科实验室有限公司(Silicon Laboratories )近日宣布,推出首颗最佳效能、最高整合度的频率IC,以因应具备复杂频率要求的高速光传输网络(OTN)应用。
|
Silicon Labs推出高效能4-PLL频率IC以因应光网络挑战 |
芯科实验室表示,利用Silicon Labs专利的DSPLL技术,新推出的Si5374和Si5375是第一款整合了四个独立高效能锁相回路(PLL)的单芯片频率IC,它所提供的PLL整合是其他竞争解决方案的两倍,抖动则低了40%。
OTN是下一代协议(ITU G.8251和G.709),以更具效率的方式在光网络上提供多样化的服务,成为边缘路由器、分波多任务(WDM)传输装置、电信级以太网络和多重服务平台的理想解决方案。OTN应用面临了复杂的频率挑战,因为它需要多个非整数相关(non-integer-related)频率的低抖动频率。Silicon Labs Si537x组件具四重DSPLL,可产生多达八个低抖动输出频率,简化任何协议、任何接埠的10G、40G和100G OTN线路卡设计。
DSPLL频率倍频器可分别配置,并可从2 kHz-710 MHz的输入产生从2 kHz-808 MHz的任意频率。这种频率弹性可降低多协议OTN线路卡的成本与复杂度,因为它把多重抖动清除频率IC的需求降到最低。Si537x组件具备0.4ps抖动效能,其弹性DSPLL架构可简化高速PHY参考频率。因此,OTU3和OTU4的应用便无需使用离散式基于VCXO的PLL。
Si537x组件不需要分隔上行低带宽PLL,即可精准地锁定间隔的频率输入,而这也是OTN线路卡对频率的重要要求。其他的电信级功能还包括可与SONET兼容的抖动峰值(最大为0.1 dB),创新的无中断切换能力则能将参考切换时的输出频率相位瞬变降到最低,。每个DSPLL引擎都具备完全整合的回路滤波器,可支持低至4 Hz的用户编程带宽,漂移过滤和抖动衰减得以一并达成,并可针对每个波段来配置。