|
|
Xilinx擴充SmartConnect技術 為16nm UltraScale+元件提升高效 |
【CTIMES/SmartAuto 編輯部
報導】 2016年04月21日 星期四
|
|
瀏覽人次:【6415】
美商賽靈思(Xilinx)推出搭載SmartConnect技術擴充的Vivado設計套件的HLx 2016.1版,其能為UltraScale與UltraScale+元件產品系列提升效能表現。Vivado Design Suite 2016.1版內含SmartConnect技術擴充,可解決數百萬高密度系統邏輯單元設計的互連瓶頸,讓UltraScale與UltraScale+元件產品系列在高利用率的同時,可額外提升20%至30%的效能。 ![Vivado Design Suite 2016.1版現已支援SmartConnect技術
為數百萬高效能系統邏輯單元設計解決了系統互連瓶頸。](/news/2016/04/21/1546081010S.jpg) | Vivado Design Suite 2016.1版現已支援SmartConnect技術 |
賽靈思UltraScale+產品系列為基於FinFET的可編程技術,其包含Zynq、Kintex及Virtex UltraScale+元件,能在28nm供應下,將功耗效能比提升2至5倍,並適用於5G無線網路、軟體定義網路及下個世代先進駕駛輔助系統等市場。 賽靈思SmartConnect技術包含系統互連IP,以及透過UltraScale+晶片創新所提供的全新最佳化: ‧ AXI SmartConnect IP:賽靈思全新系統連線產生器可整合周邊裝置至使用者設計,並透過SmartConnect建立最符合使用者系統效能標準的自訂互連設定,且能以較少的空間與電源達成更高的系統傳輸量。目前已可透過Vivado Design Suite 2016.1版中的Vivado IP Integrator搶先體驗AXI SmartConnect IP。 ‧ 省時且實用的可用時序差異最佳化:透過全新UltraScale+內建的精密時脈延遲接入功能,可執行最佳化,而這些全自動功能藉由將設計從最快通道轉移至重要通道,並降低線路延遲,使設計以較高時脈頻率執行。 ‧ 管線分析與重新定時:這些技術讓設計師能在設計中增加額外管線階段,並透過自動註冊重新定時最佳化時間,以進一步提升效能。 Vivado設計套件HLx版與嵌入式軟體開發工具2016.1版現已開放下載。
|
關鍵字:
5G
無線網路
軟體定義網路
駕駛輔助系統
Xilinx(賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思)
|
|
|
|