Altera、InterNiche和MorethanIP宣佈提供Altera Nios II嵌入式處理器聯網參考設計。該參考設計在100 Mbit鏈路上通過TCP/IP技術實現超過60 Mbit的傳輸量,嵌入式設計人員可以在需要大傳輸量網路連接應用中,充分展現其靈活性、高性能和易用性。
嵌入式設計人員可以使用Altera SOPC Builder工具和Nios II整合開發環境(IDE)來訂製採用MorethanIP MAC-NET內部核心和InterNiche NicheStack IPv4軟體堆疊的參考設計。SOPC Builder使系統工程師能夠在系統中的Nios II處理器、MAC-NET內部核心和其他週邊之間快速加入、編輯、指定連接。然後採用高性能Avalon交換架構將所有周邊連接在一起,使MAC-NET內部核心能夠透過本地記憶體資源高效地傳送資料。Nios II IDE提供軟體發展環境,採用InterNiche元件堆疊構建、除錯、配置各種軟體應用。
MAC-NET內部核心支援10/100/1000 Mbit乙太網路連接,其第三層和第四層高性能校驗模組可加速支援InterNiche NicheStack TCP IPv4、IPv6以及用戶數據報協議(UDP)通訊協定的網路運轉。InterNiche NicheStack IPv4為開發人員提供可配置的TCP/IP協定組,帶有管理和安全協定,包括簡單網路管理協定(SNMP)、安全插件層(SSL)、IP安全(Ipsec)和嵌入式HTTP伺服器,以及對IPv6的無縫式支援。