帳號:
密碼:
最新動態
 
產業快訊
CTIMES/SmartAuto / 新聞 /
三星發表12層3D-TSV封裝技術 將量產24GB記憶體
 

【CTIMES/SmartAuto 籃貫銘 報導】   2019年10月07日 星期一

瀏覽人次:【6240】

三星電子今日宣布,已開發出業界首個12層的3D-TSV(Through Silicon Via)技術。此技術透過精確的定位,把12個DRAM晶片以超過6萬個以上的TSV孔,進行3D的垂直互連,且厚度只有頭髮的二十分之一。

/news/2019/10/07/2042046200S.jpg

三星指出,該技術封裝的厚度(720um)與目前的第二代8層高頻寬記憶體(HBM2)產品相同,能協助客戶推出具有更高性能與容量的次世代儲存產品,且無需更改其系統配置。

此外,新3D封裝技術還具有比現有的引線鍵合技術短的晶片間數據傳輸時間,能顯著提高速度並降低功耗。

三星電子TSP(測試與系統封裝)執行副總裁Hong-Joo Baek表示,隨著各種新的高性能應用的出現(如AI和HPC),能整合所有複雜的超高性能記憶體的封裝技術變得越來越重要。隨著摩爾定律達到其極限,預計3D-TSV技術的作用將變得更加關鍵。

此外,透過將堆疊層數從8個增加到12個,三星表示將很快能夠量產24 GB高頻寬記憶體,其容量是當今市場上8GB的三倍。

關鍵字: DRAM  NAND Flash  TSV  3d ic  三星(Samsung
相關新聞
Crucial擴展DDR5 Pro電競記憶體產品組合 為遊戲玩家提供更快速度
美光超高速時脈驅動器DDR5記憶體產品組合 可助新一波AI PC發展浪潮
Samsung與NTT Docomo合作AI研究 用於下一代行動通訊技術
【東西講座】3D IC設計的入門課!
歐姆龍X射線自動檢查平台 有效解決晶片檢查量產化和自動化挑戰
comments powered by Disqus
相關討論
  相關文章
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術
» 新一代Microchip MCU韌體開發套件 : MCC Melody簡介
» 最佳化大量低複雜度PCB測試的生產效率策略
» 公共顯示技術邁向新變革


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.149.234.102
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw