账号:
密码:
最新动态
 
产业快讯
CTIMES/SmartAuto / 新闻 /
Xilinx展示56G PAM4收发器技术
 

【CTIMES / SMARTAUTO ABC_1 报导】    2016年03月14日 星期一

浏览人次:【11819】

美商赛灵思(Xilinx)运用4阶脉冲振幅调变(PAM4)传输方式的56G收发器技术,开发出以16nm FinFET+为基础的可编程元件。针对下个世代的线路速率,PAM4解决方案是具可扩展性的传讯协定,将加倍现有基础架构频宽,进而协助推动下一波光纤和铜线互连乙太网路的部署。赛灵思正在推广与展示超越一般PAM4可用性的56G技术创新,协助教育供应商和产业生态系成员,使其为技术转移作好准备。

瞄准下个世代高密度400G与Terabit介面,实现下一波乙太网路部署。
瞄准下个世代高密度400G与Terabit介面,实现下一波乙太网路部署。

赛灵思SerDes技术事业群副总裁Ken Chang表示:「客户早已开始期待如何加快下个世代的应用,这让我们意识到现在必须提高对56G PAM4技术解决方案的认识,以协助客户转移他们的设计,而我们也很高兴能借此展示赛灵思的技术。」

随着云端运算、工业物联网、软体定义网路等趋势持续增长,推动对无限频宽的需求,技术创新必须扩展至50G、100G、400G连接埠和Terabit介面,以在不增加每位元的成本和功耗下最大化连接埠密度。标准化线路速率是满足下个世代不断提高频宽需求的关键。在光学互连网路论坛(OIF)与国际电机电子工程师学会(IEEE),赛灵思在56G PAM4的标准化工作中发挥领导作用。赛灵思所开发的56G PAM4收发器技术用以突破线路速率、插入损耗及串音等传统资料传输的物理限制。此技术支援晶片对晶片、模组、直接连接缆线或背板应用的铜线和光学互连,将带来超越Terabit线路卡及400G到Terabit机箱背板的次世代系统设计。

台积公司北美区副总裁Sajiv Dalal表示:「台积公司与赛灵思合作联手打造16nm FinFET+ PAM4元件,此突破性的收发器技术是我们与赛灵思双方长期良好合作的新里程碑。我们将共同朝向高效能运算迈进,同时亦相当期待赛灵思于3月下旬的技术展示。」

[参展讯息]

展会名称:光纤通讯展及研讨会(OFC 2016)

展会日期:3/22-3/24

摊位编号:3457

展览地点:美国加州安纳罕

展示要点:展示56G PAM4收发器技术

關鍵字: 收发器  56G  PAM4  4阶脉冲振幅调变  16nm FinFET+  可編程元件  以太网络  Xilinx 
相关新闻
Pure Storage加入超乙太网路联盟 支援大规模AI与HPC运算需求
贸泽供货AMD/Xilinx Kria K24 SOM符合工业、医疗和机器人应用
是德展示全线速1.6Terabit乙太网路测试功能
戴尔科技集团、慧与和联想提供NVIDIA全新AI乙太网路平台
AMD在价值链中强化企业责任 展现推动永续发展承诺
comments powered by Disqus
相关讨论
  相关文章
» 光通讯成长态势明确 讯号完整性一测定江山
» 分众显示与其控制技术
» 新一代Microchip MCU韧体开发套件 : MCC Melody简介
» 最隹化大量低复杂度PCB测试的生产效率策略
» 公共显示技术迈向新变革


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA0P7HE2STACUKP
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw