益华电脑(Cadence Design Systems, Inc.) 宣布,瑞萨电子已采用全新的 Cadence Verisium人工智慧 (AI)驱动的验证平台,实现高效的根本溯源分析调试,并显着提高了调试效率,缩短针对R-Car 汽车应用设计的上市时间。
Verisium平台和应用程序,包括 Versium AutoTriage、Verisium SemanticDiff、Verisium WaveMiner、Verisium PinDown、Verisium Debug 和 Verisium Manager,与 Cadence 整合型企业数据和AI平台(简称JedAI) 整合,实现 AI 驱动的根本溯源分析。该解决方案提供从 IP 到 SoC 以及从单次到多次运行的整体调试解决方案,通过波形、原理图、驱动程序追踪和 SmartLog 技术,实现快速、全面的交互式和後处理调试流程,将效能提升到一个新的水平。
越南瑞萨设计(Renesas Design Vietnam Co., Ltd.) 总裁 Noriaki Sakamoto 先生表示:「品质和效率对於确保我们的R-Car 设计如期完成至关重要。Cadence 的 Verisium Debug 使我们的工程师能够调试从 IP 到 SoC 的设计。新的波形格式经过精心设计,可满足现代验证需求,有助於将验证探测性能提高 2 倍。透过使用 Verisium 人工智慧驱动的应用程序,整个调试效率提高 6 倍之多,助力设计团队大幅缩短整体验证周期。」
Cadence资深??总裁暨系统与验证事业部总经理 Paul Cunningham 表示:「人工智慧的无穷潜力重塑我们认知的 EDA 格局。通过在 Cadence JedAI 平台下汇集我们验证全流程的所有输入和输出,我们能够为Verisium AI 驱动的应用程序开创崭新的层级,从而显着提高我们客户的验证生产力和效率。」
Verisium AI驱动验证平台是Cadence验证完整流程的一部分,其中包括 Palladium Z2企业模拟平台、Protium X2原型设计、Xcelium模拟、Jasper形式验证平台和Helium虚拟和混合Studio。在每单位投入时间与资本相同条件下,Cadence 验证全流程提供最高的调试验证产出量。Verisium 平台和应用程序支持Cadence的智慧系统设计 (Intelligent System Design)策略,从而实现卓越的 SoC 设计。