ARM與益華電腦(Cadence Design Systems, Inc.)今天宣布,第一個高效能ARM Cortex-A7處理器的14奈米測試晶片設計實現投入試產,預計將生產出高效低功耗的ARM處理器,且藉由Cadence RTL-to-signoff流程精心設計,這個晶片率先以Samsung14奈米FinFET製程為目標,加速邁向高密度、高效能和超低功耗SoC的永無止境的進程,滿足未來智慧型手機、平板電腦和其他所有先進行動裝置的需求。
|
14奈米Fin FET結構示意圖。 BigPic:620x441 |
除ARM Cortex-A7處理器之外,這個晶片還包含ARM ArtisanR標準單元庫(standard-cell libraries)、新一代記憶體和一般用途IO。這個測試晶片是運用Cadence RTL-to-signoff流程設計,包括Encounter RTL Compiler、Encounter Test、Encounter Digital Implementation System、Cadence QRC Extraction、Encounter Timing System與Encounter Power System。這項成就是在FinFET技術之上實現以ARM技術為基礎的SoC之既定計劃中不可或缺的一環。
ARM實體IP事業部副總裁兼總經理Dipesh Patel博士表示:「透過頂尖技術與卓越研發的組合,而且很早就和Samsung與Cadence展開合作,在Samsung先進低功耗製程上的ARM最高能效率應用處理器終於投入試產。」
「Cadence益華電腦的先進節點設計流程,搭配我們與ARM和Samsung的組合,對半導體公司邁進14奈米FinFET製程設計來說致關重要。」Cadence益華電腦晶片實現事業群研發資深副總裁徐季平博士在共同聲明中表示。
三星電子裝置解決方案事業部系統LSI基礎架構設計中心資深副總裁Kyu-Myung Choi博士表示:「我們與ARM和Cadence合作,讓我們能夠隨著Samsung開發這項行動多媒體應用的新製程技術而快速創新。」
14奈米製程投入量產,不僅在全球半導體業界是項創舉,且意味功能更先進更低耗能的半導體將出現市場上,將進一步提升消費性電子產品的性能。