帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
剖析GSM系統之嵌入式設計(下)
AMR編解碼器技術架構

【作者: Ethan Bordeaux】   2004年12月04日 星期六

瀏覽人次:【5372】

AMR語音編解碼器之運算複雜性──MIPS

AMR語音編解碼器的MIPS是經由WMOPS(Weighted Millions of Operations Per Second)的使用來估計的,這個是由ETSI所開發的方法,用來計算資料存取時,基本的數學與邏輯上的運算並對整個運算數目進行加權,用來反映出一顆DSP上預期的效能。WMOPS是用來預估MIPS的良好慣例,因為它們能夠隨著處理器架構改變而有所適應,或者若已知道執行某一特定運算將耗費多少週期時,系統架構能夠隨之微調。(表一)列出 WMOPS 運作(通常是指 basicops) 和它們在AMR語音編解碼器參考程式碼時的原始預設加權:



《表一 ETSI 定義basicops以及預設周期加權值》
《表一 ETSI 定義basicops以及預設周期加權值》

這個表顯示一個週期的期望數目,以執行一個特定的運算。例如,一個32位元的絕對值(L_abs)被期望花費三個週期並增加一個16位元到飽和狀態(saturation)(add),並預計花費一個週期。經由AMR語音編解碼器所執行的一個測試向量,一個基礎線(baseline)的WMOPS(以及接下來的MIPS)值會被決定。整個供AMR語音編解碼器的WMOPS是以4.75kbps 的模式運作,其中約有10.7是供編碼器所用而有2.0是供解碼器之用。當然,如果目標處理器以較慢或較快的速度來執行任何前述的運算,則加權表格必須要跟著調整,以提供更好的總體WMOPS估計值。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
探討用於工業馬達控制的CANopen 協定
確保機器人的安全未來:資安的角色
智慧型無線工業感測器之設計指南
自動測試設備系統中的元件電源設計
運用返馳轉換器的高功率應用設計
comments powered by Disqus
相關討論
  相關新聞
» 貿澤電子即日起供貨ADI ADAQ7767-1 μModule DAQ解決方案
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BA0IIL1WSTACUKB
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw