帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
鰭式場效電晶體積體電路設計與測試
 

【作者: Mentor Graphics】   2014年11月03日 星期一

瀏覽人次:【17967】

鰭式場效電晶體的出現對積體電路物理設計及可測性設計流程具有重大影響。鰭式場效電晶體的引進意味著在積體電路設計製程中互補金屬氧化物(CMOS)電晶體必須被建模成三維(3D)的元件,這包含了各種複雜性和不確定性。加州大學伯克萊分校元件組的BSIM組開發出了一個模型,被稱作BSIM-CMG (common multi-gate)模型,來代表存在鰭式場效電晶體的電阻和電容。晶圓代工廠竭力提供精準元件及寄生資料,同時也致力於保留先前製程所採用的使用模型。


寄生提取挑戰


...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般使用者 10則/每30天 0則/每30天 付費下載
VIP會員 無限制 25則/每30天 付費下載

相關文章
軟硬合擊 打造物聯網安全環境
物聯網安全方興未艾
IP授權崛起 EDA深耕驗證市場
不分顏色:無色與雙色雙重曝光設計的對比
Matrix,您的終極OPC
相關討論
  相關新聞
» 智慧無線聽診器採用Nordic nPM1300提升電池性能
» Secuyou 公司推出的智慧門鎖整合了 Nordic 的 nRF52840多協定SoC
» 經濟部攜手AMD提升AI晶片效能 1,500W散熱能力突破瓶頸
» 半導產業AI化浪潮興起 上中下游企業差距擴大
» 東擎科技iEP-6010E系列導入NVIDIA Super Mode AI效能飆升2倍


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK92R36Z920STACUKG
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw