账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
高速ASIC设计整合SerDes之测试挑战
 

【作者: 沈明坤】2003年07月05日 星期六

浏览人次:【4079】

随着设备供货商希望以更低的采购与运作成本推出各种新型通讯技术方案,让各种高速接口的重要性日益提升,进而使序列产生器与序裂译码器(serializer/deserializer;SerDes)子电路成为测试作业中最关键的宏单元(macrocell),另一个客户所面临严苛的挑战之一,便是将SerDes整合至各种新型特殊应用集成电路(ASIC)设计方案中,这可归因为许多供货商在将宏单元置入设计之前并未进行完整的测试。对于ASIC客户来说,降低成本的第一步,就是要求IC供货商重视讯号真实性、取得已预先经过测试的关键性IP,以及于宏单元中提供各种测试的功能。


由于通讯产业历经大幅且长期的经济不景气,促使业者将经营焦点由追求尖端技术转移至建立网络使用容量,透过大幅缩减的成本,以提供高竞争力的方案,并支持各种新型服务。为供应高竞争力的组件,厂商须运用各种通讯智能财产专利(intellectual property;IP)与改进讯号的真实性。另外因为更高的数据传输率需要各种SerDes接口进行传输,SerDes宏单元的整合,便成为现今的IC中最重要的IP区块之一。将各种SerDes功能整合入更大型的系统层级IC中,可较独立型SerDes组件更能降低系统成本,并降低耗电量与改善讯号真实性。


整合SerDes之重要性
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
共同建立大胆的 ASIC 设计路径
以设计师为中心的除错解决方案可缩短验证时间
解决功率密度挑战
FPGA从幕前走向幕后
遵循DO-254标准与流程 及重大/轻微变更的分类概述
comments powered by Disqus
相关讨论
  相关新闻
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能
» AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BAAI6ZX8STACUKU
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw