账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
高画质世界的时脉挑战(中)
系统应用观点

【作者: John Johnson、Jim Catt】2007年11月19日 星期一

浏览人次:【4487】

本系列文章的第一部分涵盖了抖动(jitter)的基本观念,包括与ADC时脉相关的抖动,以及取样讯号对抖动的影响,推导出由抖动所造成的SNR基础表示式。接着,讨论了不同的类型的抖动与其来源,以及取样-时脉相位杂讯与抖动间的关系。总结前文,其以图表描述时序装置的功能性方块及可达成特定应用所需效能的可调整参数。


本文第二部分将着重于设计的系统层次,一开始将检视特定的从多模组、单频道架构到单模组架构的通讯系统等问题。单模组架构藉由取样在高中频的宽频、多频道讯号,将多频道处理转移数位领域,这些架构通常使用亚奈取样(sub-Nyquist sampling)。接下来会讨论ADC效能演进的含意,并且回顾在亚奈取样下取样时脉相位杂讯的影响。最后阐述如何分析与此时脉抖动相关的多重、无相关的杂讯源对整体SNR的影响,并且举例描述针对不同的ADC解析度要求不同的抖动。



《图一 多模块架构》
《图一 多模块架构》

多媒体领域发展趋势
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
浅谈Σ-Δ ADC原理:实现高精度数位类比转换
Σ-Δ ADC类比前端抗混叠设计要点
优化MCU SPI驱动程式实现高ADC吞吐率
利用类神经网路进行ADC错误的后校正
使用可靠的隔离式ADC有效控制三相感应马达
comments powered by Disqus
相关讨论
  相关新闻
» 巴斯夫与Fraunhofer光子微系统研究所共厌 合作研发半导体产业创新方案10年
» 工研院IEK眺??2025年半导体产业 受AI终端驱动产值达6兆元
» ASM携手清大设计半导体制程模拟实验 亮相国科会「科普环岛列车」
» SEMI提4大方针增台湾再生能源竞争力 加强半导体永续硬实力
» 国科会促产创共造算力 主权AI产业专区落地沙仑


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BD24CI4ASTACUKM
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw