账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
电路设计方法 – 低电压正发射极耦合逻辑 (LVPECL) 终端
 

【作者: Phillip Wissell】2014年02月25日 星期二

浏览人次:【21971】

简介

低电压正发射极耦合逻辑(LVPECL) 是一种既定的高频差动讯号标准,此标准最早可回溯至1970 年代以及更早的时期,当时高速IC 技术仅局限于NPN 电晶体而已,由于仅能实现主动上拉,因此外部元件必须被动地将输出下拉。对于直流电(DC)耦合低电压正发射极耦合逻辑而言,这些外部元件不仅将输出驱动器偏置至导通状态,也终止了相关差动传输线。然而,对于首次使用 LVPECL 的使用者而言,在完成输出级的设计时,此种可实现两种需求的电路设计弹性,可能会是令他们混淆的来源。他们往往面临到一系列的终端选项,并且没有可据以做出选择的基础。


本文旨在透过系统化的方式来进行拓扑,以及做出元件规格值的选择,将会以输出驱动器的架构以及标准的供电电压减2 伏特(VCC-2V) 的偏压及终端线路来做为开端。这种终端的特性与限制将会被深入的讨论,而且使用较少元件及较低功耗的替代线路 T 与 PI 终端,将会在此进行介绍及说明其特点。除此之外,有着内部终端的时脉接收器之使用,以及偏压电组的选择,以及供交流电终端所用之耦合电容,也都会在此一并讨论。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
CAD/CAM软体无缝加值协作
云平台协助CAD/CAM设计制造整合
光通讯成长态势明确 讯号完整性一测定江山
分众显示与其控制技术
Sony强力加持!树莓派发表专属AI摄影机
comments powered by Disqus
相关讨论
  相关新闻
» 调查:社群平台有显着世代差距 35岁以上为FB重点用户
» 宜特再获USB-IF授权 全面领航USB4、PD 测试
» 意法半导体公布第三季财报 工业市场持续疲软影响销售预期
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 攸泰科技跃上2024 APSCC国际舞台 宣扬台湾科技竞争力


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA6QORUMSTACUKZ
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw