帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
可測試性設計技術趨勢探索
 

【作者: 陳繼展】   2005年05月05日 星期四

瀏覽人次:【10438】

系統晶片(System-on-a-Chip;SoC)設計具有高效能、較短設計週期及較低製造成本等眾多優點,故此設計方法已成為目前IC設計的趨勢。但在系統晶片中,電路複雜度及設計方式均與傳統的電路截然不同。此外為了縮短設計週期,設計者亦常會整合不同的IP(Intellectual Property),例如微處理器(MPU)、類比/數位及數位/類比轉換器(ADC/DAC)、鎖相迴路(PLL)、數位訊號處理器(DSP)及記憶體等。而各個IP之間通常具有不同的測試策略及控制方式,這使得原本就不易解決的測試問題更顯得困難。


不同類型的電路有不同的測試方式,例如說邏輯電路是以掃瞄架構(Scan)與自動測試向量(Automatic Test Pattern Generation;ATPG)為主,而類比/混合訊號電路則多半是測量其功能與參數是否符合規格,記憶體則是以輸入測試演算法,由機台自行產生測試圖樣的方式。因此,若以傳統的測試方式來進行系統晶片測試的話,需要同時使用邏輯測試機台、類比/混合訊號測試機台及記憶體測試機台等,或者是選用同時具有上述幾種機台能力的系統晶片測試機台。這對於測試成本來說,相當不划算。如何運用可測試設計技術來降低系統晶片的測試複雜度,使用最便宜的測試機台與最短的測試時間,來完成系統晶片的測試,遂成為測試方面的研究主題之一。


本篇文章將介紹目前正在開發的可測試設計技術;這些技術除了應用在一般的晶片之外,也可以應用在系統晶片上,解決系統晶片在測試上的瓶頸。以下就我國目前正在開發的可測試設計技術,分成三個主題來介紹,包括:
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般使用者 10則/每30天 0則/每30天 付費下載
VIP會員 無限制 25則/每30天 付費下載

相關文章
光場顯示:徹底解決AR/VR的視覺疲勞
短距離無線通訊持續引領物聯網市場創新
多功機器人協作再進化
創建人本淨零永續商業模式
突破速度與連接極限 Wi-Fi 7開啟無線網路新篇章
相關討論
  相關新聞
» 半導產業AI化浪潮興起 上中下游企業差距擴大
» 東擎科技iEP-6010E系列導入NVIDIA Super Mode AI效能飆升2倍
» DeepSeek凸顯產業更注重高成本效益 美中AI基建需求分野浮現
» 3D IC封裝開啟智慧醫療新局 工研院攜凌通開發「無線感測口服膠囊」
» 日本SEMICON JAPAN登場 台日專家跨國分享半導體與AI應用


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK92I700BI4STACUK6
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw