帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
推動SoC的ESL工具發展現況
 

【作者: 陳浩彰】   2005年06月01日 星期三

瀏覽人次:【8435】

當晶片的設計不斷地朝微縮尺寸發展,晶片的設計工作已經不可同日而語;最原始的使用電路閘設計、進展到利用電腦輔助語言如Verilog與VHDL來提高設計的效率、一直到最近幾年最流行的軟硬體協同設計,也就是ESL(Electronic System Level:電子系統層級)方式的EDA工具使用。ESL設計方式在現今與往後的IC設計將會日益重要,主要的原因在於內嵌式處理器的需求持續上升,而處理器的設計也逐漸向多核心邁進,另外日益昂貴的光罩成本,也是IC設計公司必須尋求更有效率的方式,來確保所設計的IC產品正確無誤地被生產。ESL的設計觀念與設計工具仍在不斷地發展之中,本文將介紹主要的EDA廠商於ESL的產品現況與發展趨勢。



ESL的工作原理
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
矢志成為IC設計界的建築師
數位延遲鎖相迴路介紹
系統晶片ESL開發工具之發展現況
comments powered by Disqus
相關討論
  相關新聞
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求
» 新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BD4R4ZXWSTACUKT
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw