账号:
密码:
最新动态
 
产业快讯
CTIMES / 文章 /
加速SoC软件开发时程
 

【作者: Mike Uhler】2007年09月10日 星期一

浏览人次:【15967】

过去,逻辑验证是大多数SoC研发业者所遇到的瓶颈。因为SoC电路设计的快速攀升,让硬件验证工作的复杂度呈现急速激增的现象。


现在,嵌入式软件研发则是SoC研发业者在开发流程中所面临的最大挑战。目前SoC有超过五成的成本是使用在开发趋动程序、开机程序代码、与硬件相关的通讯协议堆栈、DSP算法及其他嵌入式软件。随着软件在新世代的设计中扮演愈来愈重要的角色,业者花在软件上的成本也会愈来愈多,如(图一)所示。


《图一 业者花在软件上的成本愈来愈多》
《图一 业者花在软件上的成本愈来愈多》

SoC所面临的难题,主要是实际芯片的开发与相关软件设计两者之间所存在的时间差问题。传统的SoC软件研发业者,必须等到硬件研发团队设计出实体的原型组件后,才有可供参考的硬件环境。因此,软件研发必须等到硬件工程师设计出完美的组件后才能动工。随着市场上产品生命周期的缩短,以及激烈的竞争压力,研发流程延迟不仅只是成本增加,更会影响产品获利。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
IP授权与EDA 合作大于竞争
MIPS抢攻行动市场策略能否奏效?
[专题]低价智慧手机 引爆全球商机
Computex Taipei 2009展后报导
MIPS32 M4K核心阴影缓存器微控制器应用简介
comments powered by Disqus
相关讨论
  相关新闻
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
» 新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
» 恩智浦提供即用型软体工具 跨处理器扩展边缘AI功能
» AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BA0V9ULESTACUKL
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw