加快设计周期有助於产品更早上市。实现多个设计选项的反覆运算更为简便、快速。在创建 P4 之後可以获取有关设计的延迟和系统记忆体需求的详细资讯,有助於高层设计决策,例如装置选择。使用者也可以尝试不同的选项。在做出初始决策之後,可以合成设计,并透过 Vivado工具的後端流程进行评估,以确定设计在资源配置和时序收敛方面的可行性。
AMD Vitis Networking P4 工具(VNP4)是一种高阶设计环境,针对 FPGA 和自行调适 SoC 的封包处理资料平面,可实现简化设计的效果。它能够将用 P4 编写的设计转换为装置就绪的 RTL 程式码,以实现最隹的硬体实现。使用 VNP4,可以显着减少开发基於装置的资料封包处理系统所需的工程工作量,同时仍能实现每 LUT 或每 RAM 的高效能。
VNP4 的优势大致可分为两类,减少工程工作量和取得高品质、高效能结果。
...
...
另一名雇主 |
限られたニュース |
文章閱讀限制 |
出版品優惠 |
一般訪客 |
10/ごとに 30 日間 |
5//ごとに 30 日間 |
付费下载 |
VIP会员 |
无限制 |
20/ごとに 30 日間 |
付费下载 |